DMA设计实验题

DMA设计实验题

ID:37709083

大小:240.00 KB

页数:5页

时间:2019-05-29

DMA设计实验题_第1页
DMA设计实验题_第2页
DMA设计实验题_第3页
DMA设计实验题_第4页
DMA设计实验题_第5页
资源描述:

《DMA设计实验题》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、简单DMA设计实验题什么是DMA? DMA(Direct Memory Access),即直接存储器存取,是一种快速传送数据的机制。数据传递可以从适配卡到内存,从内存到适配卡或从一段内存到另一段内存。DMA技术的重要性在于,利用它进行数据传送时不需要CPU的参与,因而大大提高了数据传输速度。每台电脑主机板上都有DMA控制器,通常计算机对其编程,并用一个适配器上的ROM(如软盘驱动控制器上的ROM)来储存程序,这些程序控制DMA传送数据。一旦控制器初始化完成,数据开始传送,DMA就可以脱离CPU,独立完成数据传送。利用DMA传送数据的另一个好处是,数据

2、直接在源地址和目的地址之间传送,不需要中间媒介。如果通过CPU把一个字节从适配卡传送至内存,需要两步操作。首先,CPU把这个字节从适配卡读到内部寄存器中,然后再从寄存器传送到内存的适当地址。DMA控制器将这些操作简化为一步,它操作总线上的控制信号,使写字节一次完成。这样大大提高了计算机运行速度和工作效率。  要从适配卡到内存传送数据,DMA同时触发从适配卡读数据总线(即I/O读操作)和向内存写数据的总线。激活I/O读操作就是让适配卡把一个数据单位(通常是一个字节或一个字)放到PC数据总线上,因为此时内存写总线也被激活,数据就被同时从PC总线上拷贝到内

3、存中。对于每一次写操作,DMA控制器都控制地址总线,通知应将数据写到哪段内存中去。DMA控制数据从内存传送到适配卡的方法与上面类似。对每一个要传送的单位数据,DMA控制器激活读内存和I/O写操作的总线。内存地址被放到地址总线上,像从适配卡到内存传送数据一样,以数据总线为通道,数据从源地址直接传送到目的地址。DMA从DMA请求线(DREQ)上接收DMA请求,正像中断控制器从中断请求线(IRQ)上接收中断请求一样。一个典型的从适配卡到内存的数据传送是这样进行的,首先,对DMA控制器编程,写入数据要到达的内存地址和要传送的字节数。适配器可以开始传送数据时,

4、它将激活DREQ线,与DMA控制器连通。DMA控制器在与CPU取得总线控制权后,输出内存地址,发送控制信号,使得一个字节或一个字从适配器读出并写入相应内存中,然后更新内存地址,指向下一个字节(或字)要写入的地址,重复上面的操作,直至数据传送完毕。对控制器进行不同编程,就可以实现单字节传送(即每传送一个字节都要求一个DREQ信号)或块数据传送(即全部数据传送只需要一个DREQ信号)。1、DMA功能描述本实验要求设计实现一个简单的DMA控制器,具体功能如下:1.该DMA控制器有两套数据接口。一套用来配置DMA的各个寄存器,另一套用来传输数据。传输数据接口

5、可并行对外发出读命令和写命令,更多信息见《DMA使用说明》的2.1.2节。2.DMA具有4个DMA通道(注1),各通道的触发相互独立,互不影响。但不同通道捕获的触发事件提交给传输控制器时具有固定优先级。更多信息详见《DMA使用说明》的2.1.1节。1.该DMA通过参数RAM来配置DMA传输方式,参数RAM的组织形式详见“参数RAM”。支持字节同步传输类型(A同步)和帧同步传输类型(AB同步)(注2);支持源、目的地址索引传输(地址自增、自减和不变),源地址索引和目的地址索引相互独立。详见《DMA使用说明》的2.2节和2.3节。2.该DMA的参数RAM

6、组支持LINK更新模式(即通过更新地址直接把一组参数更新到另一组参数),以便构造Ping-Pong传输、循环传输等其他复杂传输类型(注3)。详见《DMA使用说明》的2.3.6节。3.一次DMA传输完成,可对DSP核发出传输完成中断。传输完成中断配置信息详见《DMA使用说明》的2.3.2节。4.该DMA可设计成具有一定的容错机制(注4)。更多信息详见《DMA使用说明》的2.1节和2.3.3节。注意:以上红色显示的字和标注为“注1”、“注2”、“注3”和“注4”的地方,是DMA可做扩展的几个方向,大作业中做了扩展部分会有加分。关于4出标注的更多详细信息见

7、附录中的各个部分。该DMA输入输出框图如下图和下表所示。图1DMA控制器输入输出框图表1DMA控制器输入输出信号描述信号名输入输出位宽功能描述CLKinput1时钟信号Resetinput1复位信号Ctrl_W_DMALC_input1配置读/写选择信号,高电平为写,低电平为读Write/ReadCtrl_W_DMALC_Validinput1配置读写有效信号,高有效Ctrl_W_DMALC_RReadyInput1配置读有效反馈信号Ctrl_B_DMALC_Addrinput15配置寄存器地址信号Ctrl_B_DMALC_WrtDatainput3

8、2配置写数据Memory_W_BC_RdReadyinput1存储器读准备好信号Memory_W_BC_Rd

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。