《时序逻辑电路d》PPT课件

《时序逻辑电路d》PPT课件

ID:38907280

大小:3.03 MB

页数:78页

时间:2019-06-21

《时序逻辑电路d》PPT课件_第1页
《时序逻辑电路d》PPT课件_第2页
《时序逻辑电路d》PPT课件_第3页
《时序逻辑电路d》PPT课件_第4页
《时序逻辑电路d》PPT课件_第5页
资源描述:

《《时序逻辑电路d》PPT课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、6.5若干典型的时序逻辑集成电路1、寄存器6.5.1寄存器和移位寄存器寄存器:是数字系统中用来存储代码或数据的逻辑部件。它的主要组成部分是触发器。一个触发器能存储1位二进制代码,存储n位二进制代码的寄存器需要用n个触发器组成。寄存器实际上是若干触发器的集合。8位CMOS寄存器74HC/HCT3741111110111脉冲边沿敏感的寄存器8位CMOS寄存器74LV374高阻HH↑H高阻LL↑H存入数据,禁止输出HH↑L对应内部触发器的状态LL↑L存入和读出数据Q0~Q7DNCP输出内部触发器输入工作模式2、移位寄存器

2、移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动的逻辑功能部件。按移动方式分单向移位寄存器双向移位寄存器左移位寄存器移位寄存器的逻辑功能分类移位寄存器的逻辑功能右移位寄存器右移(串行输入/串行输出)Q3Q2Q1Q0MSBLSB左移(串行输入/串行输出)数据从高位移向低位Q3Q2Q1Q0数据从低位移向高位常见的几种移位寄存器数据传送转换方式环行右移左移(串行输入/并行输出)环行左移右移(并行输入/串行输出)Q0Q1Q2Q3Q3Q2Q1Q0Q3Q2Q1Q0Q3Q2Q1Q0移位寄存器在串行通信中的

3、应用计算机A移位寄存器A并入-串出和串入-并出计算机B移位寄存器B串入-并出和并入-串出并行数据线串行通讯线并行数据线(1)基本移位寄存器(a)电路串行数据输入端串行数据输出端并行数据输出端D3=Qn2D1=Q0nD0=DSIQ0n+1=DSIQ1n+1=D1=Q0nQ2n+1=D2=Qn1Q3n+1=D3=Qn2Qn+1=DD触发器的特性方程:2、写出激励方程:3、写出状态方程:(b).工作原理(电路分析)D2=Qn1D0D2D1D31、了解电路组成1011011011000000000FF0FF1FF2FF31

4、CP后2CP后3CP后4CP后11011Q0n+1=DSIQ1n+1=Q0nQ2n+1=Qn1Q3n+1=Qn21011DSI=11010000,从高位开始输入经过4个CP脉冲作用后,从DS端串行输入的数码就可以从Q0Q1Q2Q3并行输出。串入并出经过8个CP脉冲作用后,从DSI端串行输入的数码就可以从Q3端串行输出。串入串出00001000011011001011010100100001(2)典型集成电路内部逻辑图8位移位寄存器74HC/HCT1640(1)D2.多功能双向移位寄存器多功能移位寄存器工作模式简

5、图(1)工作原理高位移向低位----左移低位移向高位----右移(2)典型集成电路CMOS4位双向移位寄存器74HC/HCT194数据选择器左移串行输出右移串行输入右移串行输出左移串行输入并行输入左移串行输出右移串行输出右移串行输入左移串行输入(2)典型集成电路CMOS4位双向移位寄存器74HC/HCT194并行置数数据选择器输入3当S1S0=11Clear=1触发器的D端等于并行输入数据11(2)典型集成电路CMOS4位双向移位寄存器74HC/HCT194右移数据选择起输入2当S1S0=10Clear=1每个触发

6、器的D输入端等于低位的输出状态.01在CLK的作用下,数据右移(2)典型集成电路CMOS4位双向移位寄存器74HC/HCT194左移数据选择器输入1当S1S0=01Clear=1每个触发器D端的输入等于高位的输出状态10在CLK的作用下,数据串行左移(2)典型集成电路CMOS4位双向移位寄存器74HC/HCT194状态不变数据选择器输入0当S1S0=00Clear=1每个触发器的D端等于其输出状态00(2)典型集成电路CMOS4位双向移位寄存器74HC/HCT194清零当Clear=0所有触发器同时被清零0(2)典

7、型集成电路CMOS4位双向移位寄存器74HC/HCT19474HCT194的功能表异步清零同步置数右移---低位向高位移动左移---高位向低位移动保持7D3D2D1D0DI3*DI2*DI1*DI0*↑××HHH6H××××↑H×LHH5L××××↑L×LHH4H××××↑×HHLH3L××××↑×LHLH2×××××××LLH1LLLL×××××××××LDI3DI2DI1DI0左移DSL右移DSRS0S1行并行输入时钟CP串行输入控制信号清零输出输入例时序脉冲产生器。电路如图所示。画出Q0—Q3的波形,分析逻辑

8、功能。解:启动信号的低电平到来,在CP的上升沿:S1=1S0=1,同步置数Q0~Q3=0111因为在移位过程中Q0~Q3总有一个为0,S1S0=01不变,则74194始终工作在低位向高位循环移位的状态。启动信号为1后:S1=0S0=1,低位移向高位,Q0n+1=DSR=Qn3Q3n+1=Qn2Q2n+1=Qn1Q1n+1=Qn0起动信号作用后的波形图0111

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。