多功能数字钟地电路设计

多功能数字钟地电路设计

ID:40022355

大小:1.16 MB

页数:11页

时间:2019-07-17

多功能数字钟地电路设计_第1页
多功能数字钟地电路设计_第2页
多功能数字钟地电路设计_第3页
多功能数字钟地电路设计_第4页
多功能数字钟地电路设计_第5页
资源描述:

《多功能数字钟地电路设计》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实用文档多功能数字钟的电路设计目录:一、设计题目二、设计任务和要求三、电路原理分析与程序设计四、元器件五、仿真图六、心得体会七、参考文献资料文案大全实用文档八、实物图一、题目:多功能数字钟的电路设计二、设计任务与要求1)时钟显示功能,能够以十进制显示“时”、“分”、“秒”。2)具有校准时、分的功能。3)整点自动报时,在整点时,便自动发出鸣叫声,时长1s。选做:1)闹钟功能,可按设定的时间闹时。2)日历显示功能。将时间的显示增加“年”、“月”、“日”。三,电路原理分析与程序设计1.数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数

2、的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。一个具有计时、校时、报时、显示等基本功能的数字钟主要由振荡器、分频器、计数器、译码器、显示器、校时电路、报时电路等七部分组成。石英晶体振荡器产生的信号经过分频器得到秒脉冲,秒脉冲送入计数器计数,计数结果通过“时”、“分”、“秒”译码器译码,并通过显示器显示时间。数字钟的整机逻辑框图如下:文案大全实用文档1)555秒脉冲发生电路与晶振秒脉冲发生电路的比较555与RC

3、组成的多谐振荡器,产生频率f=1kHz的方波信号,则可设计出相应的电路,其中RP可微调振荡器的输出频率f。555由电阻分压器、电压比较器、基本R-S触发器、放电三极管和输出缓冲器5部分组成。要产生秒脉冲既可以采用555脉冲发生电路也可以采用晶振脉冲发生电路。但是相比二者的稳定性,晶振电路比555电路能够产生更加稳定的脉冲,所以最后决定采用晶振脉冲发生电路。石英晶体振荡器的特点是振荡频率准确、电路结构简单、频率易调整,它是电子钟的核心,用它产生标准频率信号,再由分频器分成秒时间脉冲。晶体振荡器电路给数字钟提供一个频率稳定准确的32768H

4、z的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。2)分频器电路  时间标准信号的频率很高,要得到秒脉冲,需要分频电路。分频器电路将32768Hz的高频方波信号经32768()次分频后得到1Hz的方波信号供秒计数器进行计数。分频器实际上也就是计数器。3)时间计数器电路  整个计数器电路由秒计数器、分计数器、时计数器串接而成。秒计数器和分计数器各自由一个十进制计数器和一个六进制计数器串接组成,形成两个六十进制计数器。时计数器可由两个十进制计数器串接并通过反馈接成二十四制计数器。这次

5、的试验我取用了74390芯片,它的逻辑电路图如图:引脚图:4)译码驱动电路  文案大全实用文档译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。译码器由六片74LS48组成,74LS48驱动器是与8421BCD编码计数器配合用的7段译码驱动器。一片74LS48驱动一只数码,74LS48是集电极开路输出,为了限制数码管的导通电流,在72LS48的输出与数码管的输入端之间均应串有限流电阻。74LS48的引脚图为:5)数码管  数码管通常有发光二极管(LED)数码管和液晶(LCD

6、)数码管,本设计提供的为LED数码管。用七段发光数码管来显示译码器输出的数字,发光数码管有两种:共阳极或共阴极。74LS48驱动器是高电平输出,采用共阴极数码管。数码管的引脚如图:6)校时电路刚接通电源或走时不准时,都需要进行时间校准。实现校时电路的方法有很多,采用基本R-S触发器构成单脉冲发生器是其中的一种,其中采用74LS00和74LS04芯片,它们的引脚如图:文案大全实用文档总的电路如图:校时电路2,数字钟的工作原理:1)秒脉冲晶体振荡器晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。由于晶体具有较高的频率稳定性及

7、准确性,从而保证了输出频率的稳定和准确。晶体XTAL的频率选为32768HZ。该元件专为数字钟电路而设计,其频率较低,有利于减少分频器级数。从有关手册中,可查得C1、C2均为20pF。当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施。由于CMOS电路的输入阻抗极高,因此反馈电阻R1可选为22文案大全实用文档MΩ。较高的反馈电阻有利于提高振荡频率的稳定性。通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频。通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现。例如

8、,将32768Hz的振荡信号分频为1HZ的分频倍数为32768(215),即实现该分频功能的计数器相当于15极2进制计数器。常用的2进制计数器有74LS74等。本实验中采用CD4060来构成分频电路。CD4

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。