68013_important

68013_important

ID:40022511

大小:2.16 MB

页数:61页

时间:2019-07-17

68013_important_第1页
68013_important_第2页
68013_important_第3页
68013_important_第4页
68013_important_第5页
资源描述:

《68013_important》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、CY7C68013A,CY7C68014ACY7C68015A,CY7C68016AEZ-USBFX2LP(TM)USB微控制器高速USB外设控制器1.特色(CY7C68013A/14A/15A/16A)■通用可编程接口(GeneralProgrammableInterface,GPIF)❐可与大多数并行接口直接连接■USB2.0USBIF高速性能且经过认证(TID#40460272)❐由可编程波形描述符和配置寄存器定义波形❐支持多个Ready(RDY)输入和Control(CTL)输出■单芯片集成USB2

2、.0收发器、智能串行接口引擎(SIE)和增强型8051微处理器■符合行业标准的集成增强型8051■适用性、外观和功能均与FX2兼容❐48MHz、24MHz或12MHzCPU操作❐每个指令周期四个时钟❐引脚兼容❐两个USART❐目标代码兼容❐三个计数器/定时器❐功能兼容(FX2LP是超集)❐扩展的中断系统■超低功耗:ICC在任何模式下都不超过85mA❐两个数据指针❐适合总线和电池供电的应用■3.3V工作电压,容限输入为5V■软件:8051代码运行介质:■向量化USB中断和GPIF/FIFO中断❐内部RAM,通

3、过USB下载❐内部RAM,从EEPROM加载■分离的CONTROL传输设置部分和数据部分数据缓冲❐外部存储设备(128引脚封装)2■集成IC控制器,在100或400kHz下运行■16K字节片上代码/数据RAM■集成的四个先进先出(FIFO)缓冲■四个可编程的BULK/INTERRUPT/ISOCHRONOUS端点❐集成胶合逻辑和FIFO有助于降低系统成本❐缓冲区大小选项:两倍,三倍,四倍❐与16位总线之间的自动转换■附加的可编程(BULK/INTERRUPT)64位端点❐可主-从操作❐使用外部时钟或异步选通

4、脉冲■8位或16位外部数据接口❐易于与ASIC和DSPIC相连的接口■可生成智能介质标准错误校正码ECC■有商业和工业温度等级供选择(除VFBGA外的所有封装)CypressSemiconductorCorporation•198ChampionCourt•SanJose,CA95134-1709•408-943-2600文件编号:001-50431修订版**修订时间2008年12月11日[+]FeedbackCY7C68013A,CY7C68014ACY7C68015A,CY7C68016A逻辑方框图高性

5、能微型使用标准工具24MHz具有低功耗选项外部XTALFX2LP(8)(16)数据地址/0.5I2Cx208051内核主控端VCC/1.0PLL12/24/48MHz,/2.0四个时钟/周期丰富的I/O接口包含(8)附加IO(24)1.5k两个USART连接后可实现全速ADDR(9)数据总线通用可编程I/FD+符合ASIC/DSP或GPIFUSB总线标准,例如CY16KB(16)/RDY(6)2.0ATAPI、EPP等D–智能RAMECCCTL(6)XCVR地址USB集成全速和高速XCVR1.1/2.0引擎

6、4KB高达96MB/s8/16FIFO突发速率增强型USB核“软配置”容易FIFO和端点存储器简化8051代码进行固件更换(主控端或从属端操作)1.1特色(仅限CY7C68013A/14A)赛普拉斯半导体公司(赛普拉斯)的EZ-USBFX2LP™(CY7C68013A/14A)是高集成、低功耗USB2.0微控制器■CY7C68014A:适合电池供电应用EZ-USBFX2™(CY7C68013)的一个低功耗版本。通过将USB❐挂起电流:100μA(typ)2.0收发器、串行接口引擎(SIE)、增强型8051微

7、控制器,以及可编程外设接口集成到一个芯片中,赛普拉斯研发出一个极具成■CY7C68013A:适合非电池供电应用本优势的解决方案,不仅能在极短时间内完成从立项到投放市场❐挂起电流:300μA(typ)的过程,而且其低功耗特点使得总线供电应用成为可能。■有五种无铅封装供选择,可包含多达40个GPIOFX2LP的创新型体系架构让数据传输速率达到每秒53MB以❐128引脚TQFP(40个GPIO)、100引脚TQFP(40个上,即可允许的最大USB2.0带宽,而为此所使用的仍然是放在GPIO)、56引脚QFN(24

8、个GPIO)、56引脚SSOP如56VFBGA(5mmx5mm)一样小的封装中的低成本8051微(24个GPIO)和56引脚VFBGA(24个GPIO)控制器。由于集成了USB2.0收发器,FX2LP更为经济,与使用USB2.0SIE或外部收发器的情况相比,可提供占据空间更少1.2特色(仅限CY7C68015A/16A)的解决方案。借助EZ-USBFX2LP,赛普拉斯的智能SIE可处理■CY7C68016A:适合

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。
相关文章
更多
相关标签