锁相环相位噪声与环路带宽的关系分析

锁相环相位噪声与环路带宽的关系分析

ID:40071464

大小:390.98 KB

页数:6页

时间:2019-07-19

锁相环相位噪声与环路带宽的关系分析_第1页
锁相环相位噪声与环路带宽的关系分析_第2页
锁相环相位噪声与环路带宽的关系分析_第3页
锁相环相位噪声与环路带宽的关系分析_第4页
锁相环相位噪声与环路带宽的关系分析_第5页
资源描述:

《锁相环相位噪声与环路带宽的关系分析》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、锁相环相位噪声与环路带宽的关系分析作者:李仲秋,曾全胜,LIZhongqiu,ZENGQuansheng作者单位:空军航空维修技术学院,湖南,长沙,410014刊名:现代电子技术英文刊名:MODERNELECTRONICSTECHNIQUE年,卷(期):2009,32(14)被引用次数:0次参考文献(11条)1.邓小莺.杨军.陈鑫基于噪声分析的低抖动全数字锁相环的设计[期刊论文]-微电子学2008(04)2.AdrianMaximA2~5GHzLowJitter0.13p.mCMOSPLLUsingaDynamicCurrentMatchingCharge-pumpandaNoise

2、AttenuatingLoop-Filter20043.Chih-MingHungAFullyIntegrated1.5V5.5GHzCMOSPhase-LockedLoop2002(04)4.杜瑜三阶数字锁相环环路参数的设计方法[期刊论文]-电讯技术2007(05)5.陈鑫.邓小莺Matlab环境下的全数字锁相环仿真模型[期刊论文]-微电子学2007(04)6.曾健平.孙凡博.叶英三阶电荷泵锁相环的改进型事件驱动模型[期刊论文]-湖南大学学报(自然科学版)2008(03)7.李仲秋.王文杰.谢志明电荷泵锁相环中压控振荡器的噪声设计[期刊论文]-电子工程师2007(10)8.李仲秋基

3、于累加器结构的Delta-Sigma调制器的噪声分析[期刊论文]-电子工程师2008(06)9.张涛.程耕国.邹雪城.沈绪榜CMOS锁相环频率合成器系统设计[期刊论文]-武汉科技大学学报(自然科学版)2007(05)10.李仲秋.胡锦.陈迪平三阶电荷泵锁相环的稳定性分析[期刊论文]-电子器件2006(02)11.ShuKeliuA2.4GHzMonolithicFractional-NFrequencySynthesizerwithRobustPhase-switchingPrescalerandLoopCapacitanceMultiplier2003(06)相似文献(10条)1.

4、学位论文陈志明CMOS电荷泵锁相环的设计及相位噪声的研究2007随着集成电路技术的发展,锁相环(PhaseLockedLoop,PLL)电路得到了越来越多的关注,目前在超大规模集成电路(VLSI)及片上系统(SystemonChip,SoC)中扮演着不可或缺的角色。其中,电荷泵锁相环(Charge-PumpPLL)因其具有锁定相差小和捕获范围大等优点而成为当前锁相环设计的主流。本文基于标准CMOS工艺自顶向下地设计了一种电荷泵锁相环。首先,基于电荷泵锁相环的基本原理及VHDL-AMS语言的特点,进行环路系统的VHDL-AMS行为级建模;然后,在行为级模型和应用系统需求指标的指导下,完

5、成鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、分频器以及时钟分配电路的晶体管级设计,并对锁相环的相位噪声和时钟抖动进行了重点分析,在建立其模型的基础上进行了仿真验证。最后,完成电路的版图设计,实现流片。内嵌本文所设计电荷泵锁相环的D/A转换器电路使用CMOS0.35um2P3M工艺完成了MPW项目流片,并进行了初步测试。实际的锁相环电路支持4~32分频,可输出多种不同频率的时钟信号;支持3.3V电源电压,调节频率范围为96~400MHz,功耗小于45mW,噪声小于-100dBc/Hz。2.学位论文王晓娟CMOS集成电荷泵锁相环的设计与研究2007锁相环是模拟及数模混合电路中的一个基本

6、并且非常重要的模块,它能够跟踪输入信号的相位和频率,并输出相位锁定、低抖动的其它频率信号,它在通讯、数字电路、无线电系统等领域有着广泛的应用.电荷泵锁相环是锁相环的一种,其不可替代的优势在于:在理论上,它可以证明静态相位误差为零,而且实践也证明它具有高速、低功耗、低抖动的特性,是设计实现锁相环的一个简单、高效的方法.虽然电荷泵锁相环的理论已比较成熟,但它的设计与实现涉及到信号与系统、集成电子学、版图、半导体工艺和测试等方面,难度比较大.因此,对电荷泵锁相环进行深入的研究,掌握其设计和分析方法具有重要意义.本文设计了一款电荷泵锁相环,它给一款14位高速数模转换器提供其所需的时钟信号,它

7、的参考时钟范围为3MH<,2>~160MHz.本文从基本电荷泵锁相环的理论研究入手,对电荷泵锁相环的动态特性、跟踪特性、捕获时间、高阶环和相位噪声等各项参数指标进行了详细的研究与分析.在此基础上,实现了电荷泵锁相环的设计,其中包括无"死区"的鉴频鉴相器、消除电荷共享和时钟馈通的电荷泵、消除纹波的三阶滤波器、六级差动环形振荡器、分频器和时钟分配电路等模块的设计,并给出相应的仿真结果.最后,针对模拟集成电路设计的复杂性,本文还讨论了模拟版图设计所需遵循的原则.

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。