南京信息工程大学微机原理期末复习资料

南京信息工程大学微机原理期末复习资料

ID:40818324

大小:48.00 KB

页数:4页

时间:2019-08-08

南京信息工程大学微机原理期末复习资料_第1页
南京信息工程大学微机原理期末复习资料_第2页
南京信息工程大学微机原理期末复习资料_第3页
南京信息工程大学微机原理期末复习资料_第4页
资源描述:

《南京信息工程大学微机原理期末复习资料》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、一、单项选择题:请将正确答案的序号写在答题册上(每小题2分,共10分)1.8086是C位微处理器。A.4      B.8 C.16D.322.8086微处理器中Reset管脚的功能是AA.复位B.中断输入C.电源D.时钟输入3.Intel8237是  B  控制器A.中断B.DMAC.定时/计数器D.串行接口4.8086微处理中CS寄存器用来存放  C  段基址(选择子)。A.数据B.堆栈C.代码D.扩展5.执行一条指令所需要的时间称为D周期。A.时钟B.机器C.总线D.指令二、填空题:(每空2

2、分,共30分)1.8086计算机中的总线按照其功能可以分为地址总线、数据总线和控制总线。2.一个字所包含的二进制位数称为字长。3.8086微处理器中包含4个段寄存器。4.8086微处理器有20根地址总线。5.根据所连接的存储器和外部设备的规模,8086可以有最小和最大两种不同的组态。6.主控模块和从属模块之间的数据传送方式有同步传输、异步传输和半同步传输方式三种。7.只读存储器的英文缩写是ROM。8.8237控制器进行数据传送的方式有单字节传送方式、多字节传送方式、请求传送方式和级连方式。9.80

3、86的外部中断可以分为屏蔽中断和非屏蔽中断两类。10.8259A具有8级优先权控制,通过级连可以扩展至64级优先权控制。三、问答题:(每小题10分,共50分)1.什么是8086的总线周期,什么是时钟周期,一个总线周期通常包括几个时钟周期。以对内存单元读操作为例,简单说明每个时钟周期上CPU的操作内容。每当CPU要从存储器或I/O端口,读写一个字节(或字)就是一个总线周期。时钟周期也称为振荡周期,定义为时钟脉冲的倒数。它由计算机主频决定。一个总线周期通常包括4个时钟周期。(1)在T1状态,CPU往多

4、路复用总线上发出地址信息,以指出要寻址的存储单元或处设端口的地址;第4页共4页(2)在T2状态,CPU从总线上撤消地址,而使总线的低16位浮置成高阻状态,为传输数据作准备。总线的最高4位(A19-A16)用来输出本总线周期状态信息,这些状态信息用来表示中断允许状态、当前正在使用的段寄存器名等;(3)在T3状态,多路总线的高位继续提供状态信息,而多路总线的低16位(8088则为低8位)上出现由CPU的数据或者CPU从存储器或者CPU从存储器或端口读入或端口读入的数据;(4)在T4状态,总线结束。2.

5、简述8237单字节传送方式。单字节传送方式是每次DMA传送时,仅传送一个字节。传送一个字节之后,当前字节计数器减1,地址寄存器加1或减1,HRQ变为无效,释放总线控制权,将控制权交还给CPU。如果传送使得字节计数器减为0或由外设产生信号时,则终止DMA传送。3.8259A的中断响应顺序。(1)当有一条或若干条中断请求输入线(IR7~IR0)变高,则使中断请求寄存器IRR的相应位置位。(2)若中断请求线中至少有一条是中断允许的,则8259A由INT引脚向CPU送出中断请求信号。(3)若CPU是处在开

6、中断状态,则在当前指令执行完以后,用INTA信号作为响应。(4)8259A在接收到CPU的INTA信号后,使最高优先权的ISR位置位,而相应的IRR位复位。但在此周期中,8259A并不向系统数据总线送任何内容。(5)8088/8086CPU将启动另一个中断响应周期,输出另一个INTA脉冲。在这个周期8259A向数据总线输送一个8位的指针(向量)。CPU在此周期中,读取此向量把它乘以4,就可以从中断服务程序入口地址表中取出中断服务程序的入口地址(包括段地址和段内偏移量)。(6)这样中断响应周期就完成

7、了,CPU就可以转至中断服务程序。若8259A工作在自动结束中断方式AEOI,则8259A清除ISR的相应位,否则直至中断服务结束,发出EOI命令,才能使ISR中的相应位清0。4.8255A方式0的基本功能。(1)两个8位端口(A,B)和两个4位端口(C)(2)任一个端口可以作为输入或输出(3)输出是锁存的(4)输入是不锁存的(5)在方式0时,各个端口的输入,输出可以有16种不同的组合第4页共4页5.8251A内部有哪些功能模块?它与外设(装置)的接口信号(管脚)有哪些?8251内部有7个功能模块

8、。为:接收缓冲器、接收控制电路、发送缓冲器、发送控制电路、数据总线缓冲器、读/写控制逻辑电路、调制/解调控制电路。-数据终端准备好-数据装置准备好-请求发送-准许发送-接收器时钟-接收器数据-发送器时钟-发送器数据四、程序设计(10分)1.若有一个ASCII字符串,它的起始地址放在单元STRING内,要求从串中取出每一个字符,检查其中包含的“1”的个数,若已为偶数,则它的最高有效位置“0”;否则,最高有效位置“1”,然后送回。datasegmentstringdb'12345678

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。