10电本《数字电子技术基础》期中试卷答案

10电本《数字电子技术基础》期中试卷答案

ID:40896761

大小:924.50 KB

页数:6页

时间:2019-08-10

10电本《数字电子技术基础》期中试卷答案_第1页
10电本《数字电子技术基础》期中试卷答案_第2页
10电本《数字电子技术基础》期中试卷答案_第3页
10电本《数字电子技术基础》期中试卷答案_第4页
10电本《数字电子技术基础》期中试卷答案_第5页
资源描述:

《10电本《数字电子技术基础》期中试卷答案》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、考生信息栏院(系)班级姓名学号………………………………………………装……………………订……………………线……………………………………2011—2012学年第2学期物理与机电工程学院(系)10级电子信息工程专业《数字电子技术基础》期中试卷试卷类别:开卷()闭卷(√)考试用时:90分钟考试时间:年月日午考试地点:题号分数注意事项1、学生的院(系)别、专业、班级、姓名、学号必须填写在考生信息栏内指定的位置。2、学生在考试之前必须填写考试时间和地点。3、答题字迹要清楚,并保持卷面清洁。总分评卷人复核人一、填空题(共15分,每题3分)1.由D触发器转换为T触发器时,则转换电路D=。在JK触发器中,当J=

2、K=1时,可实现计数功能。2.将二进制数1101010转换成十进制数是__106_________,十六进制数是_6A______。3.n个触发器构成的二进制计数器,其计数的最大容量是。4、构造一个模6计数器需要____6____个状态,_____3_____个触发器。5.TTL电路在正逻辑系统中,输入悬空相当于输入__高____(高或低)逻辑。二、选择题(共24分,每小题3分)1.附图2.1所示是某组合逻辑电路的输入、输出波形,该组合逻辑电路的逻辑表达式为(C)。A.B.C.D.2.附图2.2所示是主从型JK触发器,当J、K端及、端均为高电平或悬空时,触发器完成的功能是(A)。A.计数B.置

3、1C.置0D.保持附图2.1附图2.23.以下表述正确的是(D)A)组合逻辑电路和时序逻辑电路都具有记忆能力。B)组合逻辑电路和时序逻辑电路都没有记忆能力。C)组合逻辑电路有记忆能力,而时序逻辑电路没有记忆能力。D)组合逻辑电路没有记忆能力,而时序逻辑电路有记忆能力。4.如图所示TTL电路中逻辑表达式为Y=A+B的是(D)5.已知函数,则其反函数为(B)A)B)C)D)6、引起组合逻辑电路中竟争与冒险的原因是(C)A、逻辑关系错;B、干扰信号;C、电路延时;C、电源不稳定。7.逻辑数F=AC+A+B,当变量的取值为(C)时,将出现冒险现象。A.B=C=1B.B=C=0C.A=1,C=0D.A=

4、0,B=08.时序逻辑电路中一定是含(A)A.触发器B.组合逻辑电路C.移位寄存器D.译码器三、将下列函数简化为最简与或式(共8分,每题4分)1、已知逻辑函数Y=求:(1)标准“与或”表达式,Y=(2)反函数“与或”表达式,=(3)对偶式Y’=2、用3线—8线译码器74LS138实现下列函数:(要求写出变换过程)(10分)74LS138Y0Y1Y2Y3Y4Y5Y6Y7A0A1A2OOOOOOOOOSTBSTCSTAO解:.四、电路分析与设计(共52分)1、画出如图所示各触发器在时钟脉冲作用下输出端的电压波形。设所有触发器的初始状态皆为Q=0。(8分)2.十进制计数器T4160构成的计数器电路如

5、图所示,试分析该电路是几进制计数器,画出状态转换图。T4160的功能表见下表。(6分)解:状态转换图为:3、分析下图时序电路的逻辑功能,写出电路驱动方程和状态方程,并画出状态转换图。(8分)解:驱动方程:,状态方程:状态转换图:逻辑功能能自启动的三进制加法计数器

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。