数字电子技术基础-模拟试题及答案

数字电子技术基础-模拟试题及答案

ID:40902646

大小:753.50 KB

页数:6页

时间:2019-08-10

数字电子技术基础-模拟试题及答案_第1页
数字电子技术基础-模拟试题及答案_第2页
数字电子技术基础-模拟试题及答案_第3页
数字电子技术基础-模拟试题及答案_第4页
数字电子技术基础-模拟试题及答案_第5页
资源描述:

《数字电子技术基础-模拟试题及答案》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、封系名专业年级、班学号姓名线密AB数字电子技术课程试题(卷)题号一二三四五六七八九十总分得分(请将答案写在答题纸上,答在试卷上不给分)一.选择题(16分)1.已知,下列结果正确的是(D)a.Y=Ab.Y=Bc.d.Y=12.已知A=(10.44)10(下标表示进制),下列结果正确的是(D)a.A=(1010.1)2b.A=(0A.8)16c.A=(12.4)8d.A=(20.21)53.下列说法不正确的是(A)a.当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.OC门

2、输出端直接连接可以实现正逻辑的线与运算d.集电极开路的门称为OC门4.以下错误的是(C)a.数字比较器可以比较数字大小b.半加器可实现两个一位二进制数相加c.编码器可分为普通全加器和优先编码器d.上面描述至少有一个不正确5.下列描述不正确的是(A)a.触发器具有两种状态,当Q=1时触发器处于1态b.时序电路必然存在状态循环c.异步时序电路的响应速度要比同步时序电路的响应速度慢d.主从JK触发器具有一次变化现象6.电路如下图(图中为上升沿Jk触发器),触发器当前状态Q3Q2Q1为“100”,请问在时钟作用下,触发器下一状态(Q3Q2

3、Q1)为(C)a.“101”b.“100”c.“011”d.“000”7.电路如下图,已知电路的当前状态Q3Q2Q1Q0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q3Q2Q1Q0)为(D)74LS191功能表 CPD0D1D2D3Q0 Q1 Q2 Q30 × ×  ×  d0d1d2d31 0   0  ↑  ××××1 0   1  ↑  ××××1 1   × ×  ××××d0 d1 d2 d3加法计数减法计数保持a.“1100”b.“1011”c.“1101”d.“0000”8

4、.下列描述不正确的是(C)a.EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便b.DAC的含义是数-模转换、ADC的含义是模数转换c.积分型单稳触发器电路只有一个状态d.上面描述至少有一个不正确二.判断题(9分)1.TTL输出端为低电平时带拉电流的能力为5mA(1)2.TTL、CMOS门中未使用的输入端均可悬空(1)3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。(1)4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。(2)5.设

5、计一个3进制计数器可用2个触发器实现(1)6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n的计数器。所以又称为移存型计数器(2)7.判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现(1)8.施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态(2)9.DRAM需要定期刷新,因此,在微型计算机中不如SRAM应用广泛(1)三.计算题(8分)1、在如图所示电路中,Ucc=5V,UBB=9V,R1=5.1kΩ,R2=15kΩ,Rc=1kΩ,β=40,请计算UI分别为5V,0.3V时

6、输出UO的大小?。命题人:审题人:命题时间:系名专业年级、班学号姓名线封密2.已知一个8位权电阻DAC系统的参考电源UREF=-16V,转换比例系数为1。当输入最大时输出近似为16V,请求当8位二进制输入数码用16进制表示为30H时的模拟信号输出电压UO四.分析题(24分)1.分析下面的电路并回答问题(1)写出Y1、Y3、Y的输出表达式(2)列出输出Y的真值表(3)说明电路的逻辑功能2.分析下面的电路并回答问题(触发器为TTL系列)(分析时请考虑异步复位信号的作用)(1)写出电路激励方程、状态方程、输出方程(2)画出电路的有效状态

7、图该电路具有什么逻辑功能并说明能否自启动五.应用题(43分)1.请用74LS138设计一个三变量的多数表决电路。具体要求如下:(1)输入变量A、B、C为高电平时表示赞同提案(2)当有多数赞同票时提案通过,输出高电平74LS138的逻辑功能及引脚图如下:74LS138译码器真值表A2A1A0输出0××××全1×1×××全110000,其余为110,其余为12.请用卡诺图化简下面的逻辑函数给定约束条件为:AB+CD=03.74LS161逻辑符号及功能表如下74LS161功能表CTPCTTCPD0D1D2D3Q0Q1Q2Q30×××××

8、×××10××↑d0d1d2d31111↑××××11×0×××××1101×××××0000d0d1d2d3正常计数保持(但C=0)保持(1)若161当前状态Q3Q2Q1Q0为0111,D0D1D2D3为“全1”,=0并保持,请画出在两个CP↑作

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。