SN 芯片引脚功能

SN 芯片引脚功能

ID:42029414

大小:86.90 KB

页数:7页

时间:2019-09-05

SN 芯片引脚功能_第1页
SN 芯片引脚功能_第2页
SN 芯片引脚功能_第3页
SN 芯片引脚功能_第4页
SN 芯片引脚功能_第5页
资源描述:

《SN 芯片引脚功能》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、SN芯片引脚功能;**************************************************************************SN8P1602B引脚;▲说明引脚名类型说明VDD,VSSP;▲电源输入引脚,建议在VDD与VSS之间接一个0.1μF的旁路电容RST/VPPI,PRST:;▲系统复位输入端,施密特结构,低电平触发,通常保持高电平.VPP:;▲OTPROM编程引脚XINI;▲外部振荡器输入端,RC模式的输入端XOUT/P1.4I/O;▲外部振荡器输出端,在RC模式中为基本输入输出功能引脚(P1.4),

2、无上拉电阻。P0.0/INT0I;▲Port0.0/INT0触发引脚(施密特结构),内置上拉电阻。P1.0~P1.4I/O;▲输入/输出端,内置上拉电阻。P2.0~P2.7I/O;▲输入/输出端,内置上拉电阻。;**********************************************************************1702A--03A1.5引脚说明PIN类型;▲说明VDD,VSSP;▲数字电路电源输入端RST/VPPIRST:;▲系统复位输入端,施密特结构,低电平触发,通常保持高电平.VPP:;▲OTPROM编程

3、引脚XIN,XOUTI,O;▲外部振荡器引脚(RC模式中为XIN.)P0.0/INT0I;▲P0.0/INT0触发引脚(施密特结构),内置上拉电阻P1.0~P1.1I/O;▲P1.0~P1.1输入/输出引脚,内置上拉电阻P4.0~P4.3I/O;▲P4.0~P4.3输入/输出引脚,内置上拉电阻P5.0~P5.2,P5.5I/O;▲P5.0~P5.2,P5.5输入/输出引脚,内置上拉电阻P5.3/BZ1/PWM1I/O;▲P5.3输入/输出引脚,Buzzer或PWM1输出端,内置上拉电阻P5.4/BZ0/PWM0I/O;▲P5.4输入/输出引脚,Bu

4、zzer或PWM0输出端,内置上拉电阻AVREFHI;▲A/D转换模拟参考电压高电平输入端AIN0~AIN3I;▲A/D转换输入通道;**********************************************************************1702----1708:1.8引脚说明引脚名称类型;▲说明VDD,VSSP;▲数字电路电源输入端AVDD,AVSSP;▲模拟电路电源输入端VPP/VDDP;▲OTPROM编程引脚,一般接到VDDRSTI;▲系统复位输入端,施密特结构,低电平触发,通常保持高电平XIN,XOUTI

5、,O;▲外部振荡器引脚(RC模式中为XIN)P0.0/INT0I;▲Port0.0/INT0触发引脚(施密特结构),内置上拉电阻P0.1/INT1I;▲Port0.1/INT1触发引脚(施密特结构),内置上拉电阻P0.2/INT2I;▲Port0.2/INT2触发引脚(施密特结构),内置上拉电阻P1.0~P1.5I/O;▲Port1.0~Port1.5输入/输出引脚,内置上拉电阻P2.0~P2.7I/O;▲Port2.0~Port2.7输入/输出引脚,内置上拉电阻P4.0~P4.7I/O;▲Port4.0~Port4.7输入/输出引脚,内置上拉电阻

6、P5.0/SCKI/O;▲Port5.0输入/输出引脚/SIO时钟输入输出端,内置上拉电阻P5.1/SII/O;▲Port5.1输入/输出引脚/SIO数据输入端,内置上拉电阻P5.2/SOI/O;▲Port5.2输入/输出引脚/SIO的数据输出端,内置上拉电阻P5.3/BZ1/PWM1I/O;▲Port5.3输入/输出引脚/Buzzer或PWM1输出端,内置上拉电阻P5.4/BZ0/PWM0I/O;▲Port5.4输入/输出引脚/Buzzer或PWM0输出端,内置上拉电阻P5.5~P5.7I/O;▲Port5.5~Port5.7输入/输出引脚,内置

7、上拉电阻AVREFHI;▲A/D转换模拟参考电压高电平输入端AIN0~AIN7I;▲A/D转换输入通道DAOODAC;▲信号输出端;**********************************************************************2501B引脚功能说明:引脚类型;▲说明VDD,VSSP数字电路电源输入端P1.1/RST/VPPI,P;▲P1.1:禁止外部复位的情况下仅作输入引脚(施密特触发器)P1.1无内置上拉电阻.具有唤醒功能.RST:;▲系统复位输入引脚,施密特触发器结构,低电平触发,一般处于高电平状态

8、VPP:;▲OTP烧录引脚P1.3/XINI/O;▲P1.3输入/输出引脚,输入时为施密特触发器结构.内置上拉电阻.具有唤

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。