Xilinx_FPGA中文教程

Xilinx_FPGA中文教程

ID:42030232

大小:5.58 MB

页数:97页

时间:2019-09-05

Xilinx_FPGA中文教程_第1页
Xilinx_FPGA中文教程_第2页
Xilinx_FPGA中文教程_第3页
Xilinx_FPGA中文教程_第4页
Xilinx_FPGA中文教程_第5页
资源描述:

《Xilinx_FPGA中文教程》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、Spartan-3EStarterKitBoardUserGuide1Chapter1:IntroductionandOverviewChapter2:Switches,Buttons,andKnobChapter3:ClockSourcesChapter4:FPGAConfigurationOptionsChapter5:CharacterLCDScreenChapter6:VGADisplayPortChapter7:RS-232SerialPortsChapter8:PS/2Mouse/KeyboardPortChapter9:DigitaltoAnal

2、ogConverter(DAC)Chapter10:AnalogCaptureCircuitChapter11:IntelStrataFlashParallelNORFlashPROMChapter12:SPISerialFlashChapter13:DDRSDRAMChapter14:10/100EthernetPhysicalLayerInterfaceChapter15:ExpansionConnectorsChapter16:XC2C64ACoolRunner-IICPLDChapter17:DS24321-WireSHA-1EEPROM2Chapte

3、r1:IntroductionandOverviewSpartan-3E入门实验板使设计人员能够即时利用Spartan-3E系列的完整平台性能。设备支持设备支持:设备支持:::Spartan-3E、CoolRunner-II关键特性关键特性:关键特性:::Xilinx器件:Spartan-3E(50万门,XC3S500E-4FG320C),CoolRunner™-II(XC2C64A-5VQ44C)与PlatformFlash(XCF04S-VO20C)时钟时钟:时钟:::50MHz晶体时钟振荡器存储器:128Mbit并行Flash,16MbitSPIFlas

4、h,64MByteDDRSDRAM连接器与接口:以太网10/100Phy,JTAGUSB下载,两个9管脚RS-232串行端口,PS/2类型鼠标/键盘端口,带按钮的旋转编码器,四个滑动开关,八个单独的LED输出,四个瞬时接触按钮,100管脚hirose扩展连接端口与三个6管脚扩展连接器显示器:VGA显示端口,16字符-2线式LCD电源电源:电源:::LinearTechnologies电源供电,TPS75003三路电源管理IC市场:消费类,电信/数据通信,服务器,存储器应用:可支持32位的RISC处理器,可以采用Xilinx的MicroBlaze以及PicoBl

5、aze嵌入式开发系统;支持DDR接口的应用;支持基于Ethernet网络的应用;支持大容量I/O扩展的应用。ChoosetheStarterKitBoardforYourNeedsSpartan-3EFPGAFeaturesandEmbeddedProcessingFunctionsSpartan3-EFPGA入门实验板具有Spartan3-EFPGA系列突出独特的特点和为嵌入式处理发展与应用提供了很大的方便。该板的特点如下:Spartan3-E特有的特征:并行NORFlash配置;通过并行NORFlashPROM实现FPGA的多种配置方式嵌入式系统:Micr

6、oBlaze™32-bit嵌入RISC处理器;PicoBlaze™8-bit嵌入控制器;DDR存储器接口LearningXilinxFPGA,CPLD,andISEDevelopmentSoftwareBasicsSpartan3-EFPGA入门实验板比其他的入门实验板先进、复杂。它是学习FPGA或CPLD设计和怎样运用ISE软件的基础。AdvancedSpartan-3GenerationDevelopmentBoards入门实验板示范了MicroBlaze™32-bit嵌入式处理器和EDK的基本运用。其更先进的地方3在于配了额外的外设和FPGA逻辑,包括S

7、P-305入门实验板。KeyComponentsandFeatures主要特征:1)XC3S500E(Spartan-3e):多达232个用户I/O口;320个FPGA封装管脚;超过10000个逻辑单元。2)4Mbit的Flash配置PROM;3)64个宏单元的XC2C64ACoolRunnerCPLD;4)64MByte(512Mbit)ofDDRSDRAM,×16数据接口,100+MHz;5)16MByte(128Mbit)of并行NORFlash(IntelStrataFlash):FPGA配置存储;MicroBlaze代码存储/映射;6)16Mbits

8、ofSPIserialFlash(ST

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。