《数字电路与系统》三层电梯控制器

《数字电路与系统》三层电梯控制器

ID:42405748

大小:1.00 MB

页数:16页

时间:2019-09-14

《数字电路与系统》三层电梯控制器_第1页
《数字电路与系统》三层电梯控制器_第2页
《数字电路与系统》三层电梯控制器_第3页
《数字电路与系统》三层电梯控制器_第4页
《数字电路与系统》三层电梯控制器_第5页
资源描述:

《《数字电路与系统》三层电梯控制器》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、大连理工大学本科实验报告题目=三层电梯控制器课程名称:三层电梯控制器学院(系):电信专业:自动化班级:1204学生姓名:郭琳琳学号.201281178完成日期:7月11号成绩:2014年7月11日题目:三层电梯控制器1设计要求1、每层电梯入口处设有上、下请求开关,使用者可以根据自身的上下楼需耍按下相应按键;电梯内部设有到达楼层按钮,使用者可以选择到达楼层。2、设有电梯运行模式(上、下)标识和当前所在楼层标识。3、电梯运行模式等同于普通电梯运行模式,电梯一般按照提出请求的先后顺序进行响应。程序根据电梯当前位置和使用者所在楼层以及进入电梯后的要求控制运行

2、状态。4、电梯初始模式为一层关门状态。2设计分析及系统方案设计本系统的主要输入有屯梯外上下控制按钮Button(其屮Button(O)表示一楼电梯外上升请求,Button(1)表示二楼屯梯外上升请求,Button⑵表示二楼电梯外下降请求,Button⑶表示三楼电梯外下降请求);屯梯内到达楼层控制按钮floor(其屮floor(O)表示请求到达一层,floor(1)表示请求到达二层,floor(2)表示请求到达三层)。系统的输出包括屯梯位置标识position,表示电梯当前所在楼层;电梯开门关门显示按钮door(当door=l时表示开门,door=0表

3、示关门);电梯当前运行状态按钮up_down(当叩_down=l时表示屯梯处于上升状态,当up_down=0时表示电梯处于下降状态)。系统主要通过当前所在楼层以及运行状态、后续请求判断运行方式。电梯处在第一层时,当它收到二层电梯外上下楼请求、三层电梯外下楼请求、一层电梯内到达二层和三层请求时,电梯会按照指令上升到相应楼层并开门、关门;若收到一层电梯外上楼请求只做开门响应,随后根据使用者进入电梯后请求进行响应;其他请求不响应。当屯梯处在第二层时,若系统收到二层电梯外上下楼请求只做开门响应;若收到三层电梯外下楼或二层电梯内到达三层请求,则做上楼响应、开门

4、;若收到一层电梯外上楼或二层电梯内到达一层请求,则做下楼楼响应并开门;其他请求不响应。当电梯处在第三层时,若它收到二层电梯外上下楼请求、一层电梯外上楼请求、电梯内到达二层和一层请求时,电梯会按照指令下降到相应楼层并开门、关门;若收到三层电梯外下楼请求只做开门响应,随后根据使用者进入电梯后请求进行响应;其他请求不响应。若电梯正处在上升状态屮收到外部请求,则只响应比当前所在楼层高的楼层的请求,到达需要到达最高楼层时再响应低层请求。若电梯正处在下降状态中收到外部请求,则只响应比当前所在楼层低的楼层的请求,到达需要到达最低楼层时再响应高层请求。3系统以及模块

5、硬件电路设计系统总体结构框图如下:~~初始化引脚图如下:NodeNameDrecbonLocabonI/OBankVrefGroupI/OStandardReservedGroup1button(0jPIN.N25B5.N1LVm(defaJt)button(0・・3)2■button⑴InputPIN.N26UKIla•LVm(defaUt)button(0..3]3button(2]InputIPIN.P25LVm(defadt)button(0..3]4u>button[3]InputPIN.AE14B7J<1imi(defaJt)button

6、[0..3]SdkInputPIN.N22B2.N1LVT7L(defadt)6doorOutputPIN.AE22B7.N0LVT11(defait)71>ftoor(O)InputPINwAF14"JUimi(defaJt)floor[0..2]8InputPIN.AD13BS.NOLVT71(defaJt)lkxx[0..2]9«oor[2]InputPIN.AC13B8.N0LVTTI(defadt)fioa[0..2]10po$t)on[0)OutputPIN.AE237B7J10LVTTL(defadt)PQ9&onl0・・3]11pcw

7、tton⑴OutputPlNAb23B/.NOimi(defaJt)posoon【0・・3]12⑵OutputPIN.AB2187.N0imi(de^Ut)po$tx>n[0..3]13OutputP1N.AC22787JCLEI(defadt)po»t)on[0..3]14—resetInputPIN.V21B1.N0LEI(defalt)15up^downOutputPINAF22*B7JWimi(defeat)16«newnode»14系统的VHDL设计(1)系统原理图;&b2&(!(IO

8、bO

9、bl

10、f2)).以&bl(Mf2

11、b3)).本状

12、态图主要说明系统运行当前状态与下一个状态的关系,考虑了从当前状态到下一状态的所有触发因素,较为复杂。(2)木

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。