第二章 MCS-51单片机的硬件结构

第二章 MCS-51单片机的硬件结构

ID:43219817

大小:6.92 MB

页数:92页

时间:2019-10-04

第二章 MCS-51单片机的硬件结构_第1页
第二章 MCS-51单片机的硬件结构_第2页
第二章 MCS-51单片机的硬件结构_第3页
第二章 MCS-51单片机的硬件结构_第4页
第二章 MCS-51单片机的硬件结构_第5页
资源描述:

《第二章 MCS-51单片机的硬件结构》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、主讲人:常存第二章MCS-51单片机的硬件结构1主要内容:P8-28本章介绍MCS-51单片机的硬件结构。熟悉并掌握硬件结构对于应用设计者是十分重要的,因为它是单片机应用系统设计的基础。2.1MCS-51单片机的硬件结构2.2MCS-51的引脚2.3MCS-51单片机的中央处理单元(CPU)2.4MCS-51存储器的结构2.5并行I/O端口2.6时钟电路与时序2.7MCS-51的复位和复位电路2单片机应用系统的硬件部分8031单片机晶振MAX708复位芯片程序存储器8279返回本章首页3CPU运算部件控制部件BRAMP0

2、口P2口ROM(EPROM)串行口C/T中断系统SFRP1口8P3口888XTAL1XTAL2PSENALEEARESETVccVss1.微处理器2.数据存储器3.程序存储器4.I/O口5.串行口6.定时/计数器7.中断系统8.特殊功能寄存器(具有特殊功能的RAM)片内总线内部结构示意图§2.1MCS-51单片机的硬件结构4单片机(SingleChipMicrocontroller或MCU)的片内结构按功能可分成8个部件,通过片内单一总线连接起来控制方式:采用特殊功能寄存器(SFR)对各功能部件集中控制。§2.1MCS-

3、51单片机的硬件结构51、中央处理单元(微处理器)(CPU)与通用微处理器相同,增加面向控制的处理功能,可进行位处理。2、数据存储器(RAM)片内为128个字节(52子系列的为256个字节),最多可扩展到64K。3、程序存储器(ROM/EPROM)8031单片机无程序存储器;8051单片机为4K掩膜ROM;875l单片机为4KEPROM;89C51/89C52/89C55:4K/8K/20K字节闪存;最多可扩展到64K。805164、I/O口(P0口、P1口、P2口、P3口)为4个并行8位I/O口5、串行口1个全双工的异

4、步串行口6、定时器/计数器2个16位定时器/计数器。7、中断系统具有5个中断源,2级中断优先权8、特殊功能寄存器(SFR)共有21个,是一个具有特殊功能的RAM区。注意:MCS-51单片机的位处理器,实际上是1位单片机,51将8位机与1位机的硬件资源完美地复合在一起。80517§2.2MCS-51的引脚掌握MCS-51单片机,应首先了解MCS-51的引脚,熟悉并牢记各引脚的功能,80C31除采用40只引脚双列直插封装(DIP封装方式)外,还采用44只引脚方形PLCC封装方式,这里主要介绍DIP40封装方式的引脚。840只

5、引脚按其功能来分,可分为三个部分:1.电源及时钟引脚:VCC、VSS、XTAL1、XTAL2返回本章首页3.I/O口引脚:P0、P1、P2、P3请看作业:2.控制引脚:RST、ALE、EA、PSEN9MCS-51的DIP40引脚图VCCP0.0P0.1P0.2P0.3P0.4P0.5P0.6P0.7EA/VppALE/PROGPSENP2.7P2.6P2.5P2.4P2.3P2.2P2.1P2.0P1.0RST/VPDRXD/P3.0TXD/P3.1INT0/P3.2INT1/P3.3T0/P3.4T1/P3.5WR/P

6、3.6RD/P3.7XTAL2XTAL1VSS12345678910111213141516171819208031805187514039383736353433323130292827262521222324P1.1P1.2P1.3P1.4P1.5P1.6P1.7MCS-51引脚配置图P1口P0口P3口P2口102.2.1电源及时钟引脚1.主电源引脚VCC(40脚)接+5V电源VSS(20脚)接地GND2.外接晶振引脚XTAL1:(19脚)内接反向放大器的输入端,外接晶振一端。XTAL2:(18脚)内接反向放大器的输

7、出端,外接晶振一端。返回本节页外接振荡器时,XTAL1(19脚)接地,XTAL2(18脚)接外界时钟的输入。112.2.2控制引脚1.RST/VPD(9脚)RST:复位引脚功能:当出现2个机器周期(24个时钟振荡周期)以上的高电平,使单片机复位。单片机工作时,此脚的应为低电平。VPD:当VCC掉电时,可以接备用电源,保持数据不丢失,从而使单片机在复位后能继续正常工作。122.2.2控制引脚2.ALE/PROG(AddressLatchEnable/Programming,30脚)ALE地址锁存允许信号,上电后,不断输出脉

8、冲。功能:访问外部存储器时,负跳变将低八位地址锁存到外部地址锁存器当中。不访问时输出方波,频率基本是1/6时钟频率。P0口时既输出数据,又输出地址。ALE接锁存器的控制引脚,将地址锁存。PROG功能:编程时,从该引脚输入编程脉冲,对程序存储器进行编程。133.PSEN(ProgramStrobeEnable,29脚)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。