QuartusII2.1基本设计流程

QuartusII2.1基本设计流程

ID:43445981

大小:1.10 MB

页数:21页

时间:2019-10-02

QuartusII2.1基本设计流程_第1页
QuartusII2.1基本设计流程_第2页
QuartusII2.1基本设计流程_第3页
QuartusII2.1基本设计流程_第4页
QuartusII2.1基本设计流程_第5页
资源描述:

《QuartusII2.1基本设计流程》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、第2章QuartusII应用向导QuartusTT是Altera公司的综合性PLD开发软件,支持原理图、VIIDL、VerilogHDL以及AIIDL(AlteraHardwareDescriptionLanguage)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。QuartusII可以在XP、Linux以及Unix±使用,除了可以使用Tel脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,界面统一,功能集中,易学易用等特点。Quart

2、usTT支持Altera的TP核,包含了LPM/MegaFunction宏功能模块库,使用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。对第三方EDAT具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三放EDAT具。此外,QuartusTT通过和DSPBuilderI具与Matlab/Simulink相结合,可以方便地实现各种DSP应用系统;支持Altera的片上可编程系统(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。MaxplusII

3、作为Altera的上一代PLD设计软件,由于其出色的易用性而得到了广泛的应用。目前Altera已经停止了对MaxplusTI的更新支持,QuartusTT与之相比不仅仅是支持器件类型的丰富和图形界面的改变。Altera在QuartusIT中包含了许多诸如SignalTapTT>ChipEditor和RTLViewer的设计辅助工具,集成了SOPC和IlardCopy设计流程,并且继承了MaxplusTT友好的图形界面及简便的使用方法。AlteraQuartusII作为一种可编程逻辑的设计坏境,由于其强大的设

4、计能力和直观易用的接口,越来越受到数字系统设计者的欢迎。Altera的QuartusII可编程逻辑软件属于第四代PLD开发平台。该平台支持一个工作组坏境下的设计要求,其中包括支持基于Internet的协作设计。Quartus平台与CadencesExemplarLogicxMentorGraphicssSynopsys和Synplicity等EDA供应商的开发工具相兼容。改进了软件的LogicLock模块设计功能,增添了FastFit编译选项,推进了网络编辑性能,而且提升了调试能力。支持MAX7000/MA

5、X3000等乘积项器件2.1基本设计流程本节以十进制计数器为例,通过实现流程,详细介绍QuartusII的重要功能和使用方法2.1.1建立工作库文件和编辑设计文件任何一项设计都是一项工程(Project),都必须首先为此工程建立一个放置与此工程相关的所有设计文件的文件夹。此文件夹将被EDA软件默认为工作库(WorkLibrary)。一般,不同的设计项目最好放在不同的文件夹中,而同一工程的所有文件都必须放在同一文件夹屮。在建立了文件夹后就可以将设计文件通过QuartusII的文本编辑器编辑并存盘。(注意不要将

6、文件夹设在计算机已有的安装目录中,更不要将工程文件直接放在安装H录中)(1)新建一个文件夹。这里假设本项设计的文件夹取名为jsq,在E盘中,路径为E:jsq°注意,文件夹名不能用中文,也最好不耍用数字。(2)输入源程序。打开计算机桌面上▼Quartu*II7.0X32-Bit)图表,选择菜单File—New,出现如图2.1.1所示见面,在New窗口DeviceDesignFiles中选择编译文件的语言类型,这里选择VIIDLFile,选好后用鼠标左键单击0K按钮,出现源程序输入窗口如图2.1.2所示(以十

7、进制为例)。图2.1.1选择编译文件的语言类型图2.1.2源程序输入窗口十进制计数器源程序如下:LIBRARYIEEE;USEIEEE.STILL0GIC_1164.ALL;USEIEEE.STDJ,OGTC_UNSTGNED.ALL;ENTITYCNT10ISPORT(CLK,RST,EN:INSTDLOGIC;CQ:OUTSTDJ.OGTC_VECTOR(3DOWNTO0);COUT:OUTSTD_LOG1C);ENDCNT10;ARCHITECTUREbchavOFCNT10TSBEGINPROCES

8、S(CLK,RST,EN)VARIABLECQI:STDLOGIC,VECTOR(3DOWNTO0):BEGINIFRST=9VTHENCQI:=(OTHERS;—计数器异步复位ELSIECLK,EVENTANDCLK^VTHEN―检测时钟上升沿IFEN=T'THEN—检测是否允许计数(同步使能)IFCQI<9THENCQI:=CQI+1;—允许计数,检测是否小于9ELSECQI:=(OTHERS二>'O');一

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。