实验二原理图输入法设计-4位加法器

实验二原理图输入法设计-4位加法器

ID:44607073

大小:358.58 KB

页数:6页

时间:2019-10-24

实验二原理图输入法设计-4位加法器_第1页
实验二原理图输入法设计-4位加法器_第2页
实验二原理图输入法设计-4位加法器_第3页
实验二原理图输入法设计-4位加法器_第4页
实验二原理图输入法设计-4位加法器_第5页
资源描述:

《实验二原理图输入法设计-4位加法器》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实验二四位加法器的设计与仿真原理图输入法一实验目的通过一个4位加法器的设计掌握QuartusII的原理图输入方法及层次化设计的方法。二原理说明一个4位加法器可以由4个一位全加器构成,加法器间的进位可以串行方式实现,即将低位加法器的进位输出co与相邻的的高位加法器的最低进位输入信号ci相接。三实验内容与步骤1.按照参考图2.1完成全加器的设计,包括原理图输入、编译、仿真,并将此全加器电路设置成一个硬件符号入库。图2.1全加器的设计电路操作步骤:(1)建立设计项目(Project):与实验一的操作相同。(2)新建模块/原理图文件,进入图形编辑器方式。执行File

2、New命令,选择uBl

3、ockDiagram/SchcmaticF订c”(模块/原理图文件)。(3)选择元件。在原理图编辑窗中的任何一个位置上双击鼠标的左键将跳岀一个元件选择窗。图2.2元件选择对话框(4)编辑图形文件在元件库找到自己想要的元件,放好后连线并添加输入输出端口,画出完整的电路图后保存并编译通过。@EHe^ewProjectAssignmentsProce$$ingTools財ndowtldp-

4、g

5、X

6、®越辱鲂矽总[囲阖«>[*口A虫绻姦A矩拒離砸头IV菜画M泡02-庭湛庭X2糜:SbR图2.3-位全加器的图形编辑文件(5)对设计项目设置进行仿真:过程与方法与实验一相同。(6)将设计项目设置

7、成可调用的元件以便调用iiQuartusII-d:zzsch/Blockl・Blockl-[../ADDER/h_adder.bdf*]怕EileEditYiewProjectAssignmentsProcessingTook世irxiowb©lp[DNew...Ctrl+NOpen...Ctrl+O农

8、BIOCk1二]疑0©辔©►►坊啓Qrl+F4I,*L逊fSfewProjectWizard...於OpenProject..・ConvertMAX+PLUSIIProject..・$SaveProject■kCloseProjectQ*ve—SaveAs…Ctrl十JCtrl+S

9、hnst:rXNORANUK}・・・・;、■弋wofi…1、LjOJTF••••••»«—OUTPUTr—SaveCurrentReportSectionAs..,AleProperties.・・Create[UpdateCreateHDLDesignFileforCurrentFieExport—CreatejyrnboiFilesfaCirrer^FileConvertProgrammingFites...CreateAHCtIncludeFilesforCirrentFile图2.4将一位全加器模块生成符号入库2•建立一个更高的原理图设计层次,调用以上获得的1位全加器构成4

10、位加法器,并完成编译、综合、仿真。3.设计文件打包上传。四实验报告:详细叙述4位加法器的设计流程;给出各层次的原理图及其对应的仿真波形图;将实验原理、实验过程、仿真结果写进实验报告。五思考题:为了提高加法器的速度,如何改进以上设计的进位方式?六选作内容:用一片74163和一片74138构成一个具有8路顺序脉冲输出的顺序脉冲产生器。要求在原理图上标明第1路到第8路输出的位置。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。