AllegroPCB层叠设置

AllegroPCB层叠设置

ID:47235965

大小:2.23 MB

页数:8页

时间:2019-07-28

AllegroPCB层叠设置_第1页
AllegroPCB层叠设置_第2页
AllegroPCB层叠设置_第3页
AllegroPCB层叠设置_第4页
AllegroPCB层叠设置_第5页
资源描述:

《AllegroPCB层叠设置》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实用文档CadenceAllegro16.5层叠设置——孙海峰对于刚学习CadenceAllegro,或者刚从其他EDA软件(如Protel)转为Allegro使用上的朋友,其颜色设置、层叠意义往往使人望而却步。如此多的额叠层,更细致的、更可靠的层叠设置,如何更好的理解和把握,哪些层叠对于我们设计是常用或必需的呢,我将在以下做详细的介绍。打开CadenceAllegro16.5,进入CadencePCB设计环境,点击工具栏的按钮,或执行菜单Display/Color/Visibility命令,打开层叠颜色设置的界面

2、,以此为基础,我来介绍详细的层叠意义。在弹出的颜色设置对话框中可以看到,CadenceAllegro16.5设计环境将颜色设置分为不同类型层叠,根据个人习惯分别进行设置,要设置好,先必须了解各个层叠的具体意义。文案大全实用文档1、PCB基本叠层Stack-up设置a)Subclass子层叠,表示PCB中具体层叠,包括:Top层、Bottom层、内层(POW/GND)、阻焊层(Soldermask_Top/Soldermask_Bottom)、加焊层(Pastemak_Top/Pastemask_Bottom),其他

3、Subclass子层叠目前设计中不需要用到,包括底片应用层(Filmmasktop/Filmmaskbottom)等,这些不常用的层叠不用花时间去了解的,与目前无关。b)子层叠相应的对象Objects,与上述的Subclass一起使用,用以显示不同子层叠上相应对象,包括子层叠上对应的Pin引脚、Via过孔、Etch走线、DRC规则错误、Plan覆铜平面、AntiEtch隔离走线(用于铜皮分割),这样既可配合子层叠,设置对应层不同对象的颜色。此外,Boundary轮廓、Cativy埋入式器件腔体等对象暂时不用去考虑,

4、与现在大部分PCB设计暂时没有关系。2、PCB区域叠层Areas设置高速PCB设计经常会用到区域的概念,包括:ConstraintRegion高速区域约束的特殊规则区域、RouteKeepOut禁止布线区域、ViaKeepOut禁止放置过孔区域、PackageKeepOut禁止布局区域、PackageKeepIn允许布局区域、文案大全实用文档RouteKeepIn允许布线区域,这里的区域都需要熟悉,我们在做高速协同的PCB设计时,这些区域叠层都必须用到的。1、PCB总体结构层叠BoardGeometry在Alleg

5、roPCB设计中,其总体的结构层叠就在BoardGeometry的层叠设置中,其中很多层叠对于我们PCB设计而言,是不用考虑的。下面介绍下PCB工程师主要关注的层叠,包括PCB板框层Outline、PCB的丝印(Silkscreen_Top/Silkscreen_Bottom)、PCB板材阻焊层(Soldermask_Top/Soldermask_Bottom),在BoardGeometry中我们只要掌握这几个Subclass子层叠即可,其他层叠电子工程师可以不用考虑。2、封装层叠设置PackageGeometry

6、在PackageGeometry层叠中的子层叠均为封装的层叠,包括封装的装配层(Assembly_Bottom/Assembly_Top)、封装引脚号(Pin_Number文案大全实用文档)、封装外形(Place_Bound_Top/Place_bound_Bottom)以及封装的加焊层、阻焊层等,这些常用的子层叠熟悉即可。此外,其他的封装子层叠,我们暂时不去考虑,一般不会用到,这里都是建封装库对应封装外形的层叠。1、埋入式器件层叠设置EmbeddedGeometry在CadenceAllegro16.5版本中,软

7、件增加了埋入式器件的设计环境,即EmbeddedComponent,对应EmbeddedGeometry即用以设置埋入式器件的层叠。这里埋入式器件对应的层叠与普通器件类似,目前大部分PCB设计还没有大量采用埋入式器件,因此使用率极小,暂时不做介绍。文案大全实用文档1、器件信息层叠设置Component对于PCB上器件而言,封装信息仍不能完全反应器件信息,PackageGeometry封装层叠中只有封装本身的层叠,还不包括器件信息。在Component该层叠中,我们即可设置器件的其他信息,其纵向Subclass中一般

8、只考虑器件装配层信息(Assembly_Top/Assembly_Bottom)以及丝印层信息(Silkscreen_Top/Silkscreen_Bottom);横向表示器件信息层叠,包括器件值ComponentValue、器件类型DeviceType、器件位号RefDes、器件误差Tolerance等器件信息。我们掌握这些器件信息层叠即可根据需要快捷的进

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。