高速PCB设计心得费下载

高速PCB设计心得费下载

ID:47661539

大小:263.55 KB

页数:10页

时间:2019-10-18

高速PCB设计心得费下载_第1页
高速PCB设计心得费下载_第2页
高速PCB设计心得费下载_第3页
高速PCB设计心得费下载_第4页
高速PCB设计心得费下载_第5页
资源描述:

《高速PCB设计心得费下载》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、:刖吞随着PCB系统的向着高密度和高速度的趋势不断的发展,电源的完整性问题,信号的完整性问题(SI),以及EMI,EMC的问题越来越突出,严重的影响了系统的性能甚至功能的实现。所谓高速并没有确切的定义,当然并不单单指时钟的速度,还包括数字系统上升沿及下降沿的跳变的速度,跳变的速度越快,上升和下降的吋间越短,信号的高次谐波分量越丰富,当然就越容易引起SI,EMC,EMI的问题。本文根据以往的一些经验在以下几个方面对高速PCB的设计提出一些看法,希望对各位同事能有所帮助。•电源在系统设计中的重要性•不同传输线路的设计规则•电磁于扰的产生以及避免措施二:电源的完整性1.供电电压的压降问题。随

2、着芯片工艺的捉高,芯片的内核电压及10电压越来越小,但功耗还是很大,所以电流有上升的趋势。在内核及电压比较高,功耗不是很大的系统中,电压压降问题也许不是很突出,但如果内核电压比较小,功耗又比较大的情况下,电源路径上的哪怕是0・IV的压降都是不允许的,比如说ADI公司的TS201内核电压只有1.2V,内核供电电流要2.68A,如果路径上有0.1欧姆的电阻,电压将会有0.268V的压降,这么大的压降会使芯片工作不正常。如何尽量减小路径上的压降呢?主要通过以下几种方法。a:尽量保证电源路径的畅通,减小路径上的阻抗,包括热焊盘的连接方式,应该尽量的保持电流的畅通,如下图1和图2的比较,很明显图

3、2中选择的热焊盘要强于图1。b:尽量增加大电流层的铜厚,最好能铺设两层同一网络的电源,以保证大电流能顺利的流过,避免产生过大的压降,关于电流大小和所流经铜厚的关系如表1所示。TraceCallyingCapacity!permilstd275^TempRiseQ10Cp20OSOOCopper^1/20Z.41OZ.^2OZ.^1/2OZ.^1OZ.^2OZ.421/2OZ.^1oz.422OZ.42p2p2pppTraceWhigMaxiimunCiureiitAinpspJ010P51J0皿0万1公1j6<・7匸2公’•0153・7Q121念0313工2斗1J01念3mD20^・7

4、Q132.UID1・7・321224^3念D25P91.725+1233-152&4J0「Q3"l.b193小14294小1.73公5小Q5"264J0«203念264"73打2X)i35>5夭2B4百・7&356JO*10J0.100P2念4269+3599+437少125200^427QUS6JO10J011J07513JQ205(表1)1o乙铜即35微米厚,2oz.70微米,类推举例说,线宽0.025英寸,采用2o乙盎斯的铜,而允许温升30度,那查表可知,最大安全电流是4.0Ao1.同步开关噪声的问题。同步开关噪声(SimultaneousSwitchNoise,简称SSN)是指

5、当器件处于开关状态,产生瞬间变化的电流(di/dt),在经过回流途径上存在的电感时,形成交流压降,从而引起噪声,所以也称为Ai噪声。开关速度越快,瞬间电流变化越显著,电流冋路上的电感越大,则产生的SSN越严重。基本公式为:VSSN=NLLoop(dI/dt)公式1。其中I指单个开关输岀的电流,N是同时开关的驱动端数目,LLoop为整个回流路径上的电感,而VSSN就是同步开关噪声的大小。如果是由于封装电感而引起地平面的波动,造成芯片地和系统地不一致,芯片的地被抬高这种现象我们称为地弹(Groimdbounce)。同样,如果是由于封装电感引起的芯片和系统电源被降低,就称为电源反弹(Powe

6、rBounce)□如果芯片内部多个驱动同时开关时,会造成很大的芯片电源电压的压降和地平面的抬高,从而造成芯片的驱动能力的降低,电路速度会减慢。由公式1可知减小冋路屯感可以减小VSSN,其中回路电感包括芯片管脚的寄生电感,芯片内部电源和芯片内部地的电感,系统的电源和地的电感,以及信号线自身的电感,这四部分组成。所以减小VSSN的办法主要有以下几种方式。a:降低芯片内部驱动器的开关速率和同时开关的数冃,以减小di/dt,不过这种方式不现实,因为电路设计的方向就是更快,更密。b:降低系统供给电源的电感,高速电路设计中要求使用单独的电源层,并让电源层和地平面尽量接近。c:降低芯片封装中的电源和

7、地管脚的电感,比如增加电源/地的管脚数目,减短引线长度,尽可能采用大面积铺铜。d:增加电源和地的互相耦合电感也可以减小回路总的电感,因此要让电源和地的管脚成对分布,并尽量靠近。1.地的分割原则任何一根信号线中的电流都要通过和它临近的地平面来回到它的驱动端,所以我们进行地的分割的时候要避免割断高速信号的回留路径,如下图3所示:BrwkInReturnSignal(图3)上面的信号回路的电流不得不绕过分割槽,这样会产生很多相关的EMI问题,以及会给

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。