电子技术基础—数字部分康光华主编课件 (21).ppt

电子技术基础—数字部分康光华主编课件 (21).ppt

ID:49283750

大小:456.00 KB

页数:28页

时间:2020-02-03

电子技术基础—数字部分康光华主编课件 (21).ppt_第1页
电子技术基础—数字部分康光华主编课件 (21).ppt_第2页
电子技术基础—数字部分康光华主编课件 (21).ppt_第3页
电子技术基础—数字部分康光华主编课件 (21).ppt_第4页
电子技术基础—数字部分康光华主编课件 (21).ppt_第5页
资源描述:

《电子技术基础—数字部分康光华主编课件 (21).ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、5.2.1异步二进制计数器5.2.2同步二进制计数器5.2二进制计数器10/3/20211复习时序逻辑电路的特点?寄存器分类?8位二进制数码需几个触发器来存放?10/3/20212计数器:用以统计输入时钟脉冲CP个数的电路。计数器的分类:5.2二进制计数器1.按计数进制分二进制计数器:按二进制数运算规律进行计数的电路称作二进制计数器。十进制计数器:按十进制数运算规律进行计数的电路称作十进制计数器。任意进制计数器:二进制计数器和十进制计数器之外的其它进制计数器统称为任意进制计数器。二进制计数器是结构最简单的计数器,但应用很广。2.按数字的变化规律加法计数器:随着计数脉冲

2、的输入作递增计数的电路称作加法计数器。减法计数器:随着计数脉冲的输入作递减计数的电路称作减法计数器。加/减计数器:在加/减控制信号作用下,可递增计数,也可递减计数的电路,称作加/减计数器,又称可逆计数器。也有特殊情况,不作加/减,其状态可在外触发控制下循环进行特殊跳转,状态转换图中构成封闭的计数环。3.按计数器中触发器翻转是否同步分异步计数器:计数脉冲只加到部分触发器的时钟脉冲输入端上,而其它触发器的触发信号则由电路内部提供,应翻转的触发器状态更新有先有后的计数器,称作异步计数器。同步计数器:计数脉冲同时加到所有触发器的时钟信号输入端,使应翻转的触发器同时翻转的计数器

3、,称作同步计数器。10/3/20214异步计数器的计数脉冲没有加到所有触发器的CP端。当计数脉冲到来时,各触发器的翻转时刻不同。分析时,要特别注意各触发器翻转所对应的有效时钟条件。异步二进制计数器是计数器中最基本最简单的电路,它一般由接成计数型的触发器连接而成,计数脉冲加到最低位触发器的CP端,低位触发器的输出Q作为相邻高位触发器的时钟脉冲。5.2.1异步二进制计数器10/3/202151.异步二进制加法计数器必须满足二进制加法原则:逢二进一(1+1=10,即Q由1→0时有进位。)组成二进制加法计数器时,各触发器应当满足:①每输入一个计数脉冲,触发器应当翻转一次(即用

4、T′触发器);②当低位触发器由1变为0时,应输出一个进位信号加到相邻高位触发器的计数输入端。10/3/20216图5-123位异步二进制加法计数器(1)JK触发器构成的3位异步二进制加法计数器(用CP脉冲下降沿触发)①电路组成②工作原理10/3/20217③计数器的状态转换表表5-53位二进制加法计数器状态转换表CP顺序Q2Q1Q0等效十进制数00000100112010230113410045101561106711178000010/3/20218④时序图图5-133位二进制加法计数器的时序图10/3/20219⑤状态转换图图5-143位二进制加法计数器的状态转换

5、图圆圈内表示Q2Q1Q0的状态用箭头表示状态转换的方向10/3/202110⑥结论如果计数器从000状态开始计数,在第八个计数脉冲输入后,计数器又重新回到000状态,完成了一次计数循环。所以该计数器是八进制加法计数器或称为模8加法计数器。如果计数脉冲CP的频率为f0,那么Q0输出波形的频率为1/2f0,Q1输出波形的频率为1/4f0,Q2输出波形的频率为1/8f0。这说明计数器除具有计数功能外,还具有分频的功能。10/3/202111图5-15由D触发器构成的3位异步二进制加法计数器(a)电路图(b)时序图(2)由D触发器构成的3位异步二进制加法计数器(用CP脉冲上升

6、沿触发)10/3/2021122.异步二进制减法计数器必须满足二进制数的减法运算规则:0-1不够减,应向相邻高位借位,即10-1=1。组成二进制减法计数器时,各触发器应当满足:①每输入一个计数脉冲,触发器应当翻转一次(即用T′触发器);②当低位触发器由0变为1时,应输出一个借位信号加到相邻高位触发器的计数输入端。10/3/202113图5-163位异步二进制减法计数器(a)逻辑图(b)时序图(1)JK触发器组成的3位异步二进制减法计数器(用CP脉冲下降沿触发)。10/3/202114表5-63位二进制减法计数器状态表CP顺序Q2Q1Q0等效十进制数0000011117

7、2110631015410045011360102700118000010/3/202115图5-173位异步二进制减法计数器的状态转换图圆圈内表示Q2Q1Q0的状态用箭头表示状态转换的方向10/3/202116图5-18由D触发器构成的3位异步二进制减法计数器(2)D触发器构成的3位异步二进制减法计数器(用CP脉冲上升沿触发)。10/3/202117异步二进制计数器的构成方法可以归纳为:①N位异步二进制计数器由N个计数型(T′)触发器组成。②若采用下降沿触发的触发器加法计数器的进位信号从Q端引出减法计数器的借位信号从Q端引出若采用上升沿触发的触发器

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。