微机原理与接口技术(楼顺天)-第6章3.ppt

微机原理与接口技术(楼顺天)-第6章3.ppt

ID:49287787

大小:784.00 KB

页数:34页

时间:2020-02-03

微机原理与接口技术(楼顺天)-第6章3.ppt_第1页
微机原理与接口技术(楼顺天)-第6章3.ppt_第2页
微机原理与接口技术(楼顺天)-第6章3.ppt_第3页
微机原理与接口技术(楼顺天)-第6章3.ppt_第4页
微机原理与接口技术(楼顺天)-第6章3.ppt_第5页
资源描述:

《微机原理与接口技术(楼顺天)-第6章3.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第六章存储器设计本教案内容第6章存储器设计1.存储器分类及主要技术指标2.常用存储器芯片介绍3.扩展存储器设计扩展位字节扩展字节和位扩展存储器地址译码扩展存储器接口电路设计总线负载能力6.3扩展存储器设计8088系统中存储器的组成6.扩展存储器接口电路设计8088CPU的地址总线有20条,它的存储器是以字节为存储单元组成的,每个字节对应一个唯一的地址码,所以具有1MB(1048576B)的寻址能力。但8088CPU只有8条数据线,是准16位微处理器,所以存储器的组成与一般8位微机系统中存储器接口电路的设计方法是相同的。例.在8088系统总线上扩充设计8K字节的SRAM存

2、储器电路。SRAM芯片选用Intel6264,起始地址从04000H开始,译码电路采用74LS138。6.3扩展存储器设计⑴计算此RAM存储区的最高地址为多少?⑵画出此存储器电路与系统总线的连接图。⑴计算此RAM存储区的最高地址为多少?因为Intel6264存储容量为8K×8(字节),所以设计此存储电路共需1片6264芯片。因此最高地址为:04000H+02000H-1=05FFFH6.3扩展存储器设计⑵画出此存储器电路与系统总线的连接图8088CPU最大方式系统总线D7-D0A19-A16A15-A0MEMWMEMRIOWIOR确定总线及总线信号6.3扩展存储器设计

3、电路连接A0D0A12D7WEOECS1CS2片选信号A12~A0D0~D7D0~D7+5V8088CPU最大方式系统总线6264……A19-A136.3扩展存储器设计A19A18A17A16A15A14A13A12A11A10A9~A000000100000…000000101111…1片外寻址与6264芯片的A12~A0相连,作片内寻址≈≈高位不变地址部分,去参加译码,作6264的片选信号。8K地址分析6.3扩展存储器设计译码电路设计方法1(用74LS138专用译码器码)A19A18A17A16MEMWA15A14MEMR片选信号A1374LS138+5V

4、G1Y0G2AY1G2BY2Y3CY4BY5AY6Y76.3扩展存储器设计译码电路设计方法2(用门电路译码)≥1≥1&片选信号6.3扩展存储器设计MOVAX,0400HMOVDS,AXMOVBX,0000HMOVCX,8*1024MOVAL,55HNEXT1:MOV[BX],ALCMP[BX],ALJNZERRORINCBXLOOPNEXT1⑶编写程序实现对此存储器区域进行自检6.3扩展存储器设计MOVBX,0000HMOVAL,0AAHNEXT2:MOV[BX],ALCMP[BX],ALJNZERRORINCBXLOOPNEXT2ERROR:………6.3扩展存储器设

5、计6.3扩展存储器设计8086系统中存储器的组成6.扩展存储器接口电路设计8086CPU同8088CPU一样,也有20条地址总线,其寻址能力达1MB。不同之处是8086CPU数据总线是16位的,与8086CPU对应的1MB存储空间可分为两个512kB(524288B)的存储体。其中一个存储体由奇地址的存储单元(高字节)组成,另一个存储体由偶地址的存储单元(低字节)组成。前者称为奇地址的存储体,后者称为偶地址的存储体。6.3扩展存储器设计8086系统中存储器的组成6.3扩展存储器设计例6.6在8086最小方式系统中,利用2片Intel6264构成连续的RAM存储区域,起始

6、地址为00000H,求可用的最高RAM地址,并利用74LS155设计译码电路,画出此RAM电路与8086最小方式系统的连接图。6.3扩展存储器设计解:Intel6264的存储容量为8k×8,因此由2片Intel6264构成连续的RAM存储区域的总容量为2×8kB=16kB=04000H,其可用的最高RAM地址为:00000H+04000H-1=03FFFH由于8086系统有16位数据总线,因此应将存储器模块分成两组:奇片和偶片,然后通过译码电路产生片选信号。RAM电路与8086最小方式系统的连接6.3扩展存储器设计器总线竞争的概念负载的计算①直流负载的估算②交流负载的估

7、算(3)(2)(1)7.CPU总线负载能力器板内数据总线驱动与控制电路的设计板内双向数据总线驱动是必需的,其驱动器的控制一定要保证避免发生数据总线的竞争。避免发生竞争的原则就是只有当CPU读本插件板的数据时,才允许通向系统数据总线的三态门导通。其他任何时刻,这些三态门必须呈现高阻状态。作为微机系统设计者,若要设计一块插在总线上的插件板,只要满足上述原则,就可以避免总线竞争,设计出适用的插件板。6.3扩展存储器设计器☆例:若要在PC/XT总线上扩展内存,地址为A4000H—A4FFFH,试设计该内存扩展(卡)插件板的板内数据总线驱动与控制电

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。