电子相关专业面试题集锦.doc

电子相关专业面试题集锦.doc

ID:49729640

大小:199.50 KB

页数:38页

时间:2020-03-04

电子相关专业面试题集锦.doc_第1页
电子相关专业面试题集锦.doc_第2页
电子相关专业面试题集锦.doc_第3页
电子相关专业面试题集锦.doc_第4页
电子相关专业面试题集锦.doc_第5页
资源描述:

《电子相关专业面试题集锦.doc》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、电子相关专业面试题集锦模拟电路1、基尔霍夫定理的内容是什么?(仕兰微电子)流国一个接点的电流必定二流出的2、平板电容公式(C=£S/4jikd)o(未知)3、最基本的如三极管曲线特性。(未知)4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)6、放大电路的频率补偿的Fl的是什么,有哪些方法?(仕兰微电子)7、频率响应,如:怎么才算是稳定的,如何改变频响曲

2、线的儿个方法。(未知)8、给岀一个差分运放,如何相位补偿,并画补偿后的波特图。(凹凸)9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。(未知)10、给岀一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)11、画差放的两个输入管。(凹凸)12、画岀由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的运放电路。(仕兰微电子)13、用运算放大器组成一个10倍的放大器。(未知)14、给岀一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的rise/fall时间

3、。(Infineon笔试试题)15、电阻R和电容C串联,输入电压为R和CZ间的电压,输出电压分别为。上电压和R上电圧,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。当RCX数字电路1、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟Z间有固定的因呆关系。异步逻辑是齐时钟Z间没有固定的因果关系。3、什么是〃线与〃逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,耍用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门。同

4、时在输出端口应加一个上拉电阻。4、什么是Setup和Holdup时间?(汉王笔试)5、setup和holdup时间,区别.(南山之桥)6、解释setuptime和holdtime的定义和在时钟信号延迟时的变化。(未知)7、解释setup和holdtimeviolation,画图说明,并说明解决办法。(威盛VIA2003.11.06上海笔试试题)Setup/holdtime是测试芯片对输入信号和时钟信号Z间的吋间要求。建立时间是指触发器的时钟信号上升沿到来以前,数拥稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setupti

5、me.如不满足setuptime,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的吋间。如果holdtime不够,数据同样不能被打入触发器。建立时间(SetupTime)和保持时间(Holdtime)o建立时间是指在时钟边沿前,数据信号需耍保持不变的时间。保持时间是指时钟跳变边沿后数据信号需耍保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会岀现metastability的情况。如呆数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超

6、过量就分别被称为建立时间裕量和保持时间裕量c8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微电子)9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑屮,由于门的输入信号通路屮经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如呆布尔式屮有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。10、你知道那些常用逻辑电平?TTL与C0MS电平可以直接互连吗?(汉王笔试)常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6VZ

7、间,而CMOS则是有在12V的有在5V的。CMOS输岀接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12Vo11、如何解决亚稳态。(飞利浦一大唐笔试)亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输岀电平,也无法预测何时输出才能稳定在某个正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。12、IC设计中同步复位与异步复位的区别。(南山之桥)13、MOORE与MEEL

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。