数电仿真实验报告.doc

数电仿真实验报告.doc

ID:49950422

大小:148.50 KB

页数:11页

时间:2020-03-03

数电仿真实验报告.doc_第1页
数电仿真实验报告.doc_第2页
数电仿真实验报告.doc_第3页
数电仿真实验报告.doc_第4页
数电仿真实验报告.doc_第5页
资源描述:

《数电仿真实验报告.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、.实验一:组合逻辑电路设计与分析一、实验目的(1)掌握组合逻辑电路的特点;(2)利用组合逻辑转换仪对组合逻辑电路进行分析。二、实验原理组合逻辑电路是一种重要的数字逻辑电路:特点是任何时刻的输出仅仅取决于同一时刻的输入信号的取值组合。根据电路的特定功能,分析组合逻辑电路的过程。三、实验电路及步骤(1)利用逻辑转换仪对已知电路进行分析实验连接图如下:真值表和逻辑表达式如下:(2)根据要求利用逻辑转换仪进行逻辑电路分析。问题的提出:火灾报警器只有在烟感、温感和紫外线三种不同类型的火灾探测器中两种或两种以上的探测器发出火灾探测信号时,报

2、警系统才产生报警控制信号。Word资料.一、思考题(1)设计一个四人表决电路。如果3人或者3人以上同意,则通过;反之,则被否决。用与非门实现。(2)利用逻辑转换仪对下图所示逻辑电路进行分析五、实验体会Word资料.实验二:编码器、译码器电路仿真实验一、实验目的(1)掌握编码器、译码器的工作原理。(2)常见编码器、译码器的作用。二、实验原理数字信号不仅可以用来表示数,还可以用来表示各种指令和信息。通过编码和译码来实现。(1)编码是指在选定的一系列二进制数码中,赋予每个二进制数码以某一固定含义。能完成编码功能的电路统称为编码器。(2

3、)译码是编码的逆过程,将输入的每个二进制代码赋予的含义翻译出来,给出相应的输出信号。图2-1编码器74LS148D和译码器74LS138D三、实验电路(1)8-3线优先编码器实验电路图如下:Word资料.利用九个单刀双掷开关切换8位信号输入端和选通输入端输入的高低电平状态。利用5个探测器观察3位信号输入端、选通输入端、优先标志输出信号的高低电平状态。8-3线优先编码器真值表如下:输入端输出端EIY7Y6Y5Y4Y3Y2Y1Y0A2A1A0GSE0(2)3-8线译码器实验图如下:Word资料.利用三个单刀双掷开关切换二路输入端输入

4、的高低电平的状态。利用8个探测器观察8路输出端输出信号的高低电平状态。使能端G1接高电平,G2A、G2B接低电平。3-8译码器真值表如下:输入端输出端G1G2AG2BA2A1A0Y0Y1Y2Y3Y4Y5Y6Y7四、思考题(1)利用两块8-3线优先编码器74LS148D设计16-4线优先编码器,然后仿真验证16-4线优先编码器的逻辑功能。(2)利用两块3-8线译码器74LS38D设计4—16线译码器,然后仿真验证4—Word资料.16线译码的逻辑功能。五、实验体会Word资料.实验三:触发器带电路仿真实验一、实验目的(1)掌握边沿

5、触发器的逻辑功能;(2)逻辑不同边沿触发器逻辑功能之间的相互切换。二、实验原理触发器是构成时序逻辑电路的基本逻辑单元,具有记忆、存储二进制信息的功能。从逻辑功能上将触发器分为RS、D、JK、T、T’等几种类型,对于逻辑功能的描述又真值表、波形图、特征方程等几种方法。边沿触发器指只在CP上升或下降沿到来时接收此刻的输入信号,进行状态转换,而其他时刻的输入信号的变化对其没有影响的电路。集成触发器异步置位、复位功能。三、实验电路及步骤(1)D触发器仿真电路,接线图如图所示:Word资料.真值表如下(输入1表示高电平,0表示低电平;输出

6、1表示灯亮,0表示灯灭):输入端现态次态CP~CLR~PRDQnQn+1分析结果:通过上述真值表,我们可以看到,~CLR和~PR两个端子的工作不受时钟脉冲的牵制,二者为无效电平时,该触发器才实现正常的D触发器功能,即,输出状态始终与脉冲上升沿到来前的瞬间D的状态保持一致。通过示波器的观察,也可以证明这一点,~CLR和~PR为无效电平时,次态Q的变化始终在脉冲的上升沿处;而由~CLR和~PR引起的变化却可以出现在任何时候,不必非在时钟变化之处。在仿真中我发现,当~CLR和~PR同时为低电平时,输出信号是与D保持一致的。应该说,这种

7、工作状态并不是我们所希望的。虽然于功能没影响,但是~CLR和~PR同时为有效电平仍是不被允许的。(2)JK触发器仿真电路图如图所示:Word资料.真值表如下:CP~CLR~PRJKQnQn+1分析结果:通过上述真值表,我们可以看到,~CLR和~PR两个端子的工作不受时钟脉冲的牵制,当二者为无效电平时,该触发器才实现正常的JK触发器功能,即,输出状态始终与脉冲下降沿到来前的瞬间J、K及的状态相关。通过示波器的观察,也可以证明,当JK触发器在正常实现其功能时,次态Q的变化始终在脉冲的下降沿处,而由~CLR和~PR引起的变化却可以出现

8、在任何时候,不必非在时钟变化之处,二者的控制是异步的。在仿真中我发现,当~CLR和~PR同时为低电平时,输出信号为1。应该说,这种工作状态也不是我们所希望的。虽然影响不会影响到JK触发器的功能,但是~CLR和~PR还是不要同时为有效电平的好。四、思考题由于D触发

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。