EDA技术与Verilog设计 教学课件 作者 王金明 冷自强 编著 教案第2章.ppt

EDA技术与Verilog设计 教学课件 作者 王金明 冷自强 编著 教案第2章.ppt

ID:50021073

大小:3.65 MB

页数:39页

时间:2020-03-07

EDA技术与Verilog设计 教学课件 作者 王金明 冷自强 编著 教案第2章.ppt_第1页
EDA技术与Verilog设计 教学课件 作者 王金明 冷自强 编著 教案第2章.ppt_第2页
EDA技术与Verilog设计 教学课件 作者 王金明 冷自强 编著 教案第2章.ppt_第3页
EDA技术与Verilog设计 教学课件 作者 王金明 冷自强 编著 教案第2章.ppt_第4页
EDA技术与Verilog设计 教学课件 作者 王金明 冷自强 编著 教案第2章.ppt_第5页
资源描述:

《EDA技术与Verilog设计 教学课件 作者 王金明 冷自强 编著 教案第2章.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第2章PLD器件2.1概述2.2PLD的分类2.3PLD的基本原理与结构2.4低密度PLD的原理与结构2.5CPLD的原理与结构2.6FPGA的原理与结构2.7PLD器件的编程元件2.8边界扫描测试技术2.9在系统编程2.10FPGA/CPLD器件概述内容第2章PLD器件2.1概论PLD的发展历程熔丝编程的PROM和PLA器件AMD公司推出PAL器件GAL器件FPGA器件EPLD器件CPLD器件内嵌复杂功能模块的SoPC◆1985年,美国Xilinx公司推出了现场可编程门阵列(FPGA,FieldProgram

2、mableGateArray)◆CPLD(ComplexProgrammableLogicDevice),即复杂可编程逻辑器件,是从EPLD改进而来的。PLD的发展PLD的集成度分类一般将GAL22V10(500门~750门)作为简单PLD和高密度PLD的分水岭2.2PLD的分类四种SPLD器件的区别PLD器件按照可以编程的次数可以分为两类:(1)一次性编程器件(OTP,OneTimeProgrammable)(2)可多次编程器件OTP类器件的特点是:只允许对器件编程一次,不能修改,而可多次编程器件则允许对器件

3、多次编程,适合于在科研开发中使用。按编程特点分类(1)熔丝(Fuse)(2)反熔丝(Antifuse)编程元件(3)紫外线擦除、电可编程,如EPROM。(4)电擦除、电可编程方式,(EEPROM、快闪存储器(FlashMemory)),如多数CPLD(5)静态存储器(SRAM)结构,如多数FPGA按编程元件和编程工艺划分非易失性器件易失性器件PLD器件的原理结构图2.3PLD的基本原理与结构数字电路符号表示常用逻辑门符号与现有国标符号的对照PLD电路符号表示与门、或门的表示PLD连接表示法2.4低密度PLD的原

4、理与结构PROMPROM的逻辑阵列结构PROMPROM表达的PLD阵列图PROM用PROM完成半加器逻辑阵列PLAPLA逻辑阵列示意图PLAPLA与PROM的比较0A1A1F0F2A2F0A1A1F0F2A2FPALPAL结构PAL的常用表示PALPAL22V10部分结构图GALGAL22V10的结构(局部)GAL22V10的OLMC结构CPLD器件的结构2.5CPLD的原理与结构典型CPLD器件的结构MAX7000S器件的内部结构MAX7000S器件的宏单元结构查找表结构4输入LUT及内部结构图2.6FPGA

5、的原理与结构FPGA器件的内部结构示意图典型FPGA的结构XC4000器件的CLB结构Cyclone器件的LE结构(普通模式)典型FPGA的结构1.熔丝(Fuse)型器件2.反熔丝(Anti-fuse)型器件3.EPROM型,紫外线擦除电可编程4.EEPROM型6.SRAM型5.Flash型2.7PLD器件的编程元件边界扫描电路结构为了解决超大规模集成电路(VLSI)的测试问题,自1986年开始,IC领域的专家成立了“联合测试行动组”(JTAG,JointTestActionGroup),并制定出了IEEE11

6、49.1边界扫描测试(BST,BoundaryScanTest)技术规范2.8边界扫描测试技术引脚描述功能TDI测试数据输入(TestDataInput)测试指令和编程数据的串行输入引脚。数据在TCK的上升沿移入。TDO测试数据输出(TestDataOutput)测试指令和编程数据的串行输出引脚,数据在TCK的下降沿移出。如果数据没有被移出时,该引脚处于高阻态。TMS测试模式选择(TestModeSelect)控制信号输入引脚,负责TAP控制器的转换。TMS必须在TCK的上升沿到来之前稳定。TCK测试时钟输入(

7、TestClockInput)时钟输入到BST电路,一些操作发生在上升沿,而另一些发生在下降沿。TRST测试复位输入(TestResetInput)低电平有效,异步复位边界扫描电路(在IEEE规范中,该引脚可选)。边界扫描IO引脚功能边界扫描数据移位方式未编程前先焊接安装减少对器件的触摸和损伤不计较器件的封装形式系统内编程--ISP样机制造方便支持生产和测试流程中的修改在系统现场重编程修改允许现场硬件升级迅速方便地提升功能ISP功能提高设计和应用的灵活性2.9在系统编程下载接口引脚信号名称引脚123456789

8、10PS模式DCKGNDCONF_DONEVCCnCONFIG-nSTATUS-DATA0GNDJATG模式TCKGNDTDOVCCTMS---TDIGNDUSB-Blaster下载电缆Lattice公司CPLD器件系列1.ispLSI器件的结构与特点(1)采用UltraMOS工艺。(2)系统可编程功能,所有的ispLSI器件均支持ISP功能。(3)边界扫描测试功能。(4)加密功能。(

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。