郑州大学计算机组成原理期末考试试题及答案.doc

郑州大学计算机组成原理期末考试试题及答案.doc

ID:50776303

大小:121.00 KB

页数:11页

时间:2020-03-14

郑州大学计算机组成原理期末考试试题及答案.doc_第1页
郑州大学计算机组成原理期末考试试题及答案.doc_第2页
郑州大学计算机组成原理期末考试试题及答案.doc_第3页
郑州大学计算机组成原理期末考试试题及答案.doc_第4页
郑州大学计算机组成原理期末考试试题及答案.doc_第5页
资源描述:

《郑州大学计算机组成原理期末考试试题及答案.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、计算机组成原理课程试题(A卷)一.1.目前的计算机,从原理上讲______。A指令以二进制形式存放,数据以十进制形式存放B指令以十进制形式存放,数据以二进制形式存放C指令和数据都以二进制形式存放D指令和数据都以十进制形式存放2.在DMA方式下,将外设的数据传送到主存的路径为___________。A外设→总线→主存B外设→总线→DMAC→主存C外设→总线→处理器→主存D外设→DMAC→主存3.双端口存储器所以能高速进行读写,是因为采用______。A高速芯片B新型器件C流水技术D两套相互独立的读写电路4.下面描述RISC机器基本概念中,正确的表述是________。ARISC机器不一定

2、是流水CPUBRISC机器一定是流水CPUCRISC机器有复杂的指令系统D其CPU配备很少的通用寄存器5.常用处理器性能公式计算程序执行时间,但公式中不包括__________。A指令条数B每条指令执行的平均时钟周期数C时钟周期D通用寄存器的数据位数6.16位定点整数补码的范围为______。A.-215+1~215B-215~215-1C-215~215D-215+1~215-17.CPU常使用________保存运算结果的条件代码、系统运行状态等信息。A程序计数器B程序状态(状态条件)寄存器C累加寄存器D指令寄存器8.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长

3、,因此机器周期通常用_________来规定。A主存中读取一个指令字的最短时间B主存中读取一个数据字的最长时间C主存中写入一个数据字的平均时间D主存中取一个数据字的平均时间9.三态缓冲器的第3态是指__________状态。A高电平B低电平C高阻D断电10.设[X]补=1.x1x2x3x4,当满足______时,X>-1/2成立。Ax1必须为1,x2x3x4至少有一个为1Bx1必须为1,x2x3x4任意Cx1必须为0,x2x3x4至少有一个为1Dx1必须为0,x2x3x4任意11.下列英文缩写中,________均是总线标准名称。APCI、USB、CRT、ISABPCI、USB、SCS

4、I、EISACPCI-Express、VESA、DRAMDSCSI、USB、SRAM、ISA12.相对于微程序控制器,硬布线控制器的特点是__________。A指令执行速度快,指令功能的修改和控制困难B指令执行速度快,指令功能的修改和控制容易C指令执行速度慢,指令功能的修改和控制困难D指令执行速度慢,指令功能的修改和控制容易13.FlashMemory是指__________。A紫外线擦除的只读存储器B静态读写存储器(SRAM)C动态读写存储器(DRAM)D闪速存储器14.处理器与主存间构建高速缓冲存储器Cache的主要目的是______。A提高主存储器的存取速度B扩大主存储器容量C

5、提高辅助存储器的存取速度D扩大辅助存储器容量15.动态RAM的特点是________。A只要不断电信息不会自动消失B信息在断电后仍能保持C需要不断刷新才能保持信息不变D信息不能随便修改16.中断有内部中断(异常)和外部中断之分,________属于外部中断。A键盘按键中断B除法错中断C溢出中断D访问缺页中断17.某计算机的Cache共用16块(行),采用直接映射方式。主存块大小是16字节,按字节编址。主存134号地址内容应读入Cache的块(行)号是_________。A0B8C10D1518.一个C语言程序定义了一个long类型(32位整型)的变量,初值时-27,在计算机内部它的编码

6、是_________。A0000001BHBFFFFFF1BHCFFFFFFE5HD0000FFE5H19.描述计算机性能时,常用缩写MIPS,其中文含义是________。A程序执行时间B程序指令条数C每条指令需要的时钟周期数D每秒百万条指令20.一个256K×8的DRAM芯片,其地址线和数据线总和为________。A16B18C26D30二.1.()程序控制类指令的功能是进行CPU和I/O设备之间的数据传送。2.()数字逻辑的触发器具有记忆过去状态、保存信息的能力。3.()奇偶校验编码可以发现奇数个错误,且能够纠正一位错误。4.()指令周期是指CPU执行一条指令的时间。5.( )

7、逻辑0与逻辑1进行逻辑异或操作之后的结果是逻辑1。6.( )多模块交叉存储器将地址的最低N位作为区分存储体的标志。7.( )对一个正整数,它的原码、反码和补码都一样,也都与无符号数的编码一样。8.(  )4核处理器可以并行执行4个线程,这是所谓的并发性质的并行性。9.(  )为了便于实现多级中断,保存现场信息最有效的办法是采用堆栈。10.( )相联存储器是按地址方式进行寻址的存储器。三.1.按IEEE754标准,一个浮点数由__________

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。