微机原理与接口技术 教学课件 ppt 作者 第2版电子教案 5.ppt

微机原理与接口技术 教学课件 ppt 作者 第2版电子教案 5.ppt

ID:51631395

大小:687.00 KB

页数:41页

时间:2020-03-26

微机原理与接口技术 教学课件 ppt 作者 第2版电子教案 5.ppt_第1页
微机原理与接口技术 教学课件 ppt 作者 第2版电子教案 5.ppt_第2页
微机原理与接口技术 教学课件 ppt 作者 第2版电子教案 5.ppt_第3页
微机原理与接口技术 教学课件 ppt 作者 第2版电子教案 5.ppt_第4页
微机原理与接口技术 教学课件 ppt 作者 第2版电子教案 5.ppt_第5页
资源描述:

《微机原理与接口技术 教学课件 ppt 作者 第2版电子教案 5.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、8086微处理器结构与引脚功能8086的总线操作与时序系统组成第5章8086微处理器结构5.1.18086特点及工作模式8086有两种工作模式:最小模式最大模式最小模式:系统中只有1个微处理器,在这种系统中,8086直接产生所有的总线控制信号,系统所需要的外加总线控制逻辑部件最少。最大模式:系统中含有2个或多个微理器,其中1个为主处理器8086,其他的处理器称为协处理器,它们是协助主处理器工作的。5.18086微处理器结构与引脚功能①在最大控制模式下工作时,控制信号是通过8288总线控制器提供的。②在不同方式下工作时,8086的部

2、分引脚(第24~31引脚)会具有不同的功能。5.1.2两种工作模式下共用引脚8086具有40条引脚,采用双列直插式封装形式。为了减少引脚数目,还采用了分时复用的地址/数据总线。注意:8086访问1次内存或外设,至少需要4个时钟周期,称为4个T状态。4个脉冲期间依次的状态:T1状态T2状态T3状态T4状态分时复用的引脚在不同的T状态下有不同的含义。VCCAD15AD16/S3AD17/S4AD18/S5AD19/S6BHE*/S7MN/MX*RD*HOLD(RQ*/GT0*)HLDA(RQ1*/GT1*)WR*(LOCK*)M/IO

3、*(S2*)DT/R*(S1*)DEN*(S0*)ALE(QS0)INTA*(QS1)TEST*READYRESET12345678910111213141516171819204039383736353433323130292827262524232221GNDAD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGND8086CPU8086的引脚如右图:AD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0AD16/

4、S3AD17/S4AD18/S5AD19/S6AD15①AD15~AD0:分时复用的地址/数据引脚,具有双向、三态功能。②A19/S6~A16/S3:分时复用的地址/状态线,输出、三态。BHE*/S7③BHE*/S7(BusHighEndable/Status)高8位数据总线允许/状态复用引脚,三态输出,低电平有效。④RD*(Read):读信息,三态、输出。⑤READY:准备就绪信号,输入,高电平有效。⑥TEST*:测试信号,输入,低电平有效。RD*READYTEST*8086在两种模式下共用引脚跳过本页8086的引脚如右图:⑦I

5、NTR(InterruptRequest):可屏蔽中断请求信号,输入,电平触发,高电平有效。⑧NMI(No–askableInterrupt):不可屏蔽中断请求信号,输入,上升沿触发。⑨RESET:复位信号,输入,高电平有效。此信号至少要保持4个时钟周期。VCCAD15AD16/S3AD17/S4AD18/S5AD19/S6BHE*/S7MN/MX*RD*HOLD(RQ)*/GT0*)HLDA(RQ1*/GT1*)WR*(LOCK*)M/IO*(S2*)DT/R*(S1*)DEN*(S0*)ALE(QS1)INTA*(QS0)TE

6、ST*READYRESET12345678910111213141516171819204039383736353433323130292827262524232221GNDAD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGND8086CPUINTRNMIRESET⑩CLK(Clock):主时钟信号,输入。⑾MN/MX(Minimum/Maximum):工作方式选择信号,输入。⑿电源线VCC和地线GND。CLKMN/MX*VCCGND8086在两种模式下共用引

7、脚如下:①AD15~AD0:分时复用的地址/数据引脚,具有双向、三态。②A19/S6~A16/S3:分时复用的地址/状态线,输出、三态。③BHE/S7(BusHighEndable/Status)高8位数据总线允许/状态复用引脚,三态输出,低电平有效。S7用来输出状态信息,在8086芯片设计中未被赋予实际意义。注释跳过本页S4S3当前使用的段寄存器00当前正在使用ES01当前正在使用SS10当前正在使用CS或不使有任何段寄存器(I/O、INT)11当前正在使用DSS3、S4状态编码表BHE和A0编码对数据访问的影响无效11低8位数

8、据总线上进行字节传送(访问奇地址存储单元)01高8位数据总线上进行字节传送(访问奇地址存储单元)1016位数据总线上进行字传送00总线使用情况A0BHE④RD(Read):读信息,三态、输出。⑤READY:准备就绪信号,输入,高电平有效。⑥TEST

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。