微机第一二次作业修正后标准答案.doc

微机第一二次作业修正后标准答案.doc

ID:51800422

大小:61.50 KB

页数:6页

时间:2020-03-15

微机第一二次作业修正后标准答案.doc_第1页
微机第一二次作业修正后标准答案.doc_第2页
微机第一二次作业修正后标准答案.doc_第3页
微机第一二次作业修正后标准答案.doc_第4页
微机第一二次作业修正后标准答案.doc_第5页
资源描述:

《微机第一二次作业修正后标准答案.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、前两次的作业(红色部分为修正部分,以及注解部分)蓝色为重点题1微型计算机由哪5个主要部件组成?微型计算机系统包含哪些部分答:微型计算机的5个主要组成部分:运算器、控制器、存储器、输入设备、输出设备。微型计算机系统包含:硬件和软件,其中硬件包括微型计算机和外设,软件包括系统软件和应用软件。2微机总线包括哪几类总线?答:地址总线AB,数据总线DB,控制总线CB。3请简要描述数据总线、地址总线和控制总线的基本特点。答:地址总线AB:单向,用来传送CPU输出的地址信号,确定被访问的存储单元、I/O端口,地址总线的条数决定CPU的寻址能力。数据总线DB:双向,用来在CPU与存储器、I/O接口之间

2、进行数据传送,其条数决定一次可最多传送数据的宽度。控制总线CB:双向,用于传送各种控制信号。1.CPU内部由哪几个主要功能部件构成?各自的主要作用是什么?答:CPU是微机的核心芯片,它包括运算器、控制器和寄存器。运算器的功能是完成数据的算术和逻辑运算。控制器一般由指令寄存器、指令译码器和控制电路组成。控制器的功能是根据指令的要求,对微型计算机各部件发出相应的控制信息,使它们协调工作,从而完成对整个计算机系统的控制。CPU内部的寄存器是用来存放经常使用的数据的。2.指令译码器起什么作用?答:指令译码器对指令寄存器中的操作码字段进行分析,识别该指令规定的操作,向操作控制器发出具体操作的特定

3、信号。3.请简述诺依曼计算机的工作原理(指令执行过程或计算机是如何执行一条指令的)。答:先由指令寄存器IP给出指令所在内存的地址,地址经地址寄存器—地址总线—地址译码器,选中指令所在的内存的单元,CPU发出内存读控制信号,指令从内存—数据总线—数据暂存器—指令寄存器—指令译码器对指令进行译码,经译码的指令,由控制电路发出控制信号去执行。当一条指令取走之后,指令指针寄存器会被修改成下一条要执行指令的地址,这样,当一条指令执行之后,又进入取指令阶段,如此不断重复。1.CPU内部16位地址寄存器如何寻址和访问CPU外部20根地址形成的1M地址空间?答:用16位的段寄存器与16位的偏移量来解决

4、这一问题,即各个段寄存器分别用来存放各段的初始地址。当由IP提供或EU按寻址方式计算出寻址单元的16位偏移地址(又称为逻辑地址)后,将与左移4位后的段寄存器的内容同时送到地址加法器进行相加,形成一个20位的实际地址(又称为物理地址),以对存储单元寻址。2.什么是段地址、什么是偏移地址?答:段地址:只取段起始地址高16位值。偏移地址:段内某内存单元物理地址相对段起始地址的偏移值。3.CPU内部的CS段寄存器和IP(或称PC)指令寄存器有什么作用?答:CS段寄存器用来识别当前代码段(程序一般放在代码段);IP指令寄存器用来存储代码段中的偏移地址;程序运行过程中IP始终指向下一次要取出的指令

5、偏移地址。IP要与CS寄存器相配合才能形成真正的物理地址。4.什么是物理地址、逻辑地址、有效地址和绝对地址?答:逻辑地址:由段基址和段内偏移地址组成的地址(如CS:IP),段基址和段内偏移地址都是16位的无符号二进制数,在程序设计时使用。物理地址:存储器的绝对地址(20位的实际地址),范围从00000H~FFFFFH,是由CPU访问存储器时由地址总线发出的地址。有效地址:是一16位无符号数,表示操作数所在单元到段首距离即逻辑地址的偏移地址。绝对地址:是指在通信、计算机和数据处理系统中的一个地址方案。这个地址直接鉴别一个存储单元而不使用相关媒体,例如,一个基站地址或相关地址。1.分别说明

6、1根、4根、8根、10根、16根、20根地址线各有多少存储容量的寻址能力?答:1根—2Byte4根—16Byte8根—256Byte10根—1K16根—64K20根—1M2.什么是寄存器?什么是存储器?两者有何异同?答:寄存器是中央处理器内的组成部分。寄存器是有限存贮容量的高速存贮部件,它们可用来暂存指令、数据和位址。存储器是微型计算机的存储和记忆装置,用以存放数据和程序。微型计算机的内存通常采用半导体存储器。相同点:都可以储存数据。不同点:寄存器在CPU内部,访问速度较快;存储器在CPU外部,访问速度不如前者。13.请画出8086CPU内部结构示意图。DSESSSCSIP数据暂存器执

7、行部件控制电路指令译码器总线接口控制电路AXBXCXDXAHBHCHDHSIDIBPSPALBLCLDL寄存器组BIUABDBCB地址加法器指令队列PSW标志寄存器EU运算器DSESSSCSIP数据暂存器执行部件控制电路指令译码器总线接口控制电路AXBXCXDXAHBHCHDHSIDIBPSPALBLCLDL寄存器组ABDBCB地址加法器指令队列PSW标志寄存器运算器14.说明是内存单元?内存单元地址如何表示?说明是内存单元的内容?如何实现对内

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。