《MAXPLUSⅡ开发工具》PPT课件.ppt

《MAXPLUSⅡ开发工具》PPT课件.ppt

ID:51992421

大小:1.07 MB

页数:55页

时间:2020-03-27

《MAXPLUSⅡ开发工具》PPT课件.ppt_第1页
《MAXPLUSⅡ开发工具》PPT课件.ppt_第2页
《MAXPLUSⅡ开发工具》PPT课件.ppt_第3页
《MAXPLUSⅡ开发工具》PPT课件.ppt_第4页
《MAXPLUSⅡ开发工具》PPT课件.ppt_第5页
资源描述:

《《MAXPLUSⅡ开发工具》PPT课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、4.8举例:层次设计思想的应用电路功能:输出在输入组合为1010时做0、1之间的翻转整体设计原理图1层次分割示意图由底层文件my_not.vhd实现由底层文件my_dff.gdf实现由底层文件my_decoder.vhd实现顶层文件my_top.gdf2一、设计输入1、建立My_dff.gdf图形设计文件1)建立图形设计文件建立新图形文件取文件名调入元件连线命名保存并检查错误My_dff.gdf原理图2)创建My_dff.gdf电路图的默认符号My_dff.sym32、建立My_decoder.vhd文本设计文件1)创建文本设计文件·建立新文本文件·取文件名输入文本·保存并检查错

2、误My_decoder.vhd设计文本2)创建默认符号My_decoder.sym43、建立顶层设计文件my_top.gdf先建立名为my_top.gdf图形编辑窗口1)输入符号选菜单:SymbolEnterSymbol...符号输入窗口52)直接点中相应的符号文件,选OK。再输入Input和Output,得如图所示结果。默认符号及引脚63)图中各符号连接,引脚命名设计电路的顶层图形文件,即是原电路原理图的层次设计图顶层图形设计文件图7二、项目编译1、器件选择选菜单:AssignDevice...选MAX7000S系列选AUTO选择器件对话框82、打开compiler窗口,编

3、译成功后显示如图所示。编译结束屏幕显示93、管脚分配图104、内部逻辑分配图115、内部宏单元的手动分配126、手动分配后的器件视图可见,输出out从41脚移到14脚。再编译。13三、定时仿真1、创建仿真通道文件(my_top.scf)建立波形设计文件(.scf),输入项目的输入、输出引脚对输入脚赋值以my_top.scf文件名保存仿真通道文件142、实现仿真选菜单:MAX+PLUSⅡSimulator仿真结束后选OpenSCF仿真结果满足设计要求仿真结果15四、延时分析放大显示图延迟2.8ns输出延迟的波形显示16作为对比,功能仿真的波形如下:17调用定时分析器,选MAX+P

4、LUSⅡTimingAnalyzer延时分析器18建立与保持时间分析:建立与保持时间19最高工作频率:寄存器特性分析20例2:用lpm_rom兆函数模块实现七段码显示0-F。IP核的使用(提高电路设计效率的有效方法)LPM宏单元库分为:门单元函数,如:lpm_and,lpm_mux…算术运算函数,如:lpm_add_sub,lpm_mult存贮函数,如:lpm_ff,lpm_rom…21七段码显示:abcdefg221.七段译码关系表如下:a[3..0]a,b,c,d,e,f,g01,1,1,1,1,1,010,1,1,0,0,0,021,1,0,1,1,0,131,1,1,1

5、,0,0,140,1,1,0,0,1,151,0,1,1,0,1,161,0,1,1,1,1,171,1,1,0,0,0,081,1,1,1,1,1,191,1,1,1,0,1,123A1,1,1,0,1,1,1B0,0,1,1,1,1,1C1,0,0,1,1,1,0D0,1,1,1,1,0,1E1,0,0,1,1,1,1F1,0,0,0,1,1,124以图形方式建立一个文件名为7segment.gdf的设计文件,并打开Mega_lpm器件库,选中lpm_rom。253.将lpm_rom调入图形编辑窗264.双击参数区,进行参数设置275.设定参数,调入输入、输出引脚286.编译

6、297.初始化ROM,选莱单MAX+plusⅡSimulator,再选莱单InitializeInitializeMemory…308.填入译码关系表319.ExportFile…为romini.mif,选OK退出,再编译。3210.建立仿真通道文件,编辑输入波形3311.仿真结果34将输出结果展开:35例3、用lpm_mult、lpm_ff实现带锁存的4×4乘法器,利用综合技术及流水线技术改进性能系统速度瓶颈:流水线技术:把一个周期内执行的逻辑操作分成几步较小的操作,并在多个高速时钟周期内完成,每个时钟周期采用寄存器锁存数据。流水线技术的弱点:增加器件资源消耗,引入附加的延

7、时。36时钟周期T=Tco+Tcomb+Tsu≈Tcomb(忽略Tco、Tsu)37插入寄存器,分解组合电路:时钟周期为:T=Tcomb1或T=Tcomb2工作频率F=1/T得到提高。38lpm_mult、lpm_ff的电路符号:39双击参数区,可进行端口、参数的选择:40经端口、参数选择,编辑后:41仿真结果:42速度性能:(选用EPF10K10LC84-4)43速度性能:(选用EPF10K10LC84-3)44速度性能的进一步改进:方法1:逻辑综合方式选择(局部逻辑综合方式、

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。