常用集成组合逻辑电路.ppt

常用集成组合逻辑电路.ppt

ID:52180585

大小:651.50 KB

页数:38页

时间:2020-04-02

常用集成组合逻辑电路.ppt_第1页
常用集成组合逻辑电路.ppt_第2页
常用集成组合逻辑电路.ppt_第3页
常用集成组合逻辑电路.ppt_第4页
常用集成组合逻辑电路.ppt_第5页
资源描述:

《常用集成组合逻辑电路.ppt》由会员上传分享,免费在线阅读,更多相关内容在PPT专区-天天文库

1、4.4常用集成组合逻辑电路05年11月30日复习上次课内容组合逻辑电路——由各种门电路组成的,用于实现某种功能的复杂逻辑电路;组合逻辑电路分析——给出组合逻辑电路图,分析其逻辑功能;组合逻辑电路设计——根据要求把实际问题转化为逻辑问题,根据题意写出逻辑表达式并化简,最后画出逻辑电路图。4.4常用集成组合逻辑电路4.4.1加法器(半加;一位全加;多位全加)4.4.2-1二进制译码器4.4.2-3七段显示译码器4.4.4编码器4.4.3数据选择器144.4.2-2二—十进制译码器4.4.1加法器11

2、011001+回顾:A=1101,B=1001,计算A+B011010011请同学们思考以下两个问题:1、各位上的运算有何不同之处?2、只考虑某一位数相加,用逻辑电路实现,分别有几个输入端和输出端?——加法器加法运算的基本规则:(1)逢二进一。(2)最低位是两个数最低位的叠加,不需考虑进位。(3)其余各位都是三个数相加,包括加数、被加数和低位来的进位。(4)任何位相加都产生两个结果:本位和向高位的进位。加法器1.半加器:实现最低位加运算的逻辑电路.半加运算不考虑从低位来的进位(1)逻辑转换A--

3、-加数;B---被加数;S---本位和;C---进位。真值表加法器(2)列出真值表S=AB+AB=ABC=AB半加器真值表加法器(3)逻辑表达式S=AB+AB=ABC=AB(4)画半加器逻辑电路图A&=1BSC半加器ABSCABCSHA逻辑符号加法器2、一位全加器An---加数;Bn---被加数;Cn-1---低位的进位;Sn---本位和;Cn---进位。—逻辑转换逻辑状态表AnBnCn-1SnCn0000000110010100110110010101011100111111加法器全加器真

4、值表AnBnCn-1SnCn0000000110010100110110010101011100111111Sn=Cn-1(AnBn)全加器逻辑函数式加法器请同学写出Sn、Cn的表达式Cn=AnBn+Cn-1(AnBn)=AnBnCn-1(AnBn)下一张附页Sn=AnBnCn-1+AnBnCn-1+AnBnCn-1+AnBnCn-1=An(BnCn-1+BnCn-1)+An(BnCn-1+BnCn-1)=An(BnCn-1)+An(BnCn-1)=AnBnCn-1Cn=AnBn

5、Cn-1+AnBnCn-1+AnBn=(AnBn+AnBn)Cn-1+AnBn返回画出逻辑图(Cn表达式采用与非式)=1=1AnBnCn-1Sn﹠﹠AnBnCn-1(AnBn)﹠Cn&&≥1逻辑图变换(由课本P98图4.16变换)逻辑符号AnBnCn-1SnCnCOCI低位向本位的进位本位向高位的进位本位和本位加数1AnBnCn-1SnCnCOCO加法器注意:由两个半加器可以构成一个一位全加器AnBnAnBnAnBnAnBnCn-1(AnBn)·Cn-1AnBn+(AnBn

6、)·Cn-1Sn=Cn-1(AnBn)Cn=AnBn+Cn-1(AnBn)An&=1Bn&=1Cn-1SnCn1全加器由2个半加器构成一个全加器半加器加法器全加器AnBnCn-1FnCn3、多位全加器例:用4个全加器构成一个4位二进制加法器C0C3A0A3A2A1B0B1B3B2F0F1F2F374LS83加法器4.4.2译码器用途:计算机中的地址译码电路。译码器译码与编码是相逆的过程,译码器是将每一组输入代码译为特定输出信号的组合逻辑电路。一、二进制译码器将n种输入的组合译成2

7、n种电路状态。也叫n---2n线译码器。其输入为一组二进制代码,输出为一组高低电平信号。常用类型:2线—4线译码器型号:74LS1393线—8线译码器型号:74LS1384线—16线译码器型号:74LS154译码器1、2线—4线译码器A1A0Y1Y3Y0Y2真值表Y2A1A0Y1Y3001110011101101011110111Y0Y0画关于的卡诺图A1A001111100Y0=A1+A0=A1A0写出关于的逻辑式Y0译码器同理写出其他输出量的逻辑式Y0=A1+A0=A1A0Y1=A1+A0=

8、A1A0Y2=A1+A0=A1A0Y3=A1+A0=A1A011&&&&Y0Y2Y1Y3A1A074LS139译码器有何规律?2、3线—8线译码器(74LS138)A0A1A2Y0Y1Y7A2A1A0000只=0Y0001只=0Y1111只=0Y7(逻辑电路设计方法同2—4译码器)译码器Y0=A2A1A0,Y1=A2A1A0,Y2=A2A1A0,Y3=A2A1A0Y4=A2A1A0,Y5=A2A1A0,Y6=A2A1A0,Y7=A2A1A03、4线—16线译码器(74LS154)(逻辑电路设计略

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。