《超大规模集成电路设计导论》第6章电路参数计算.ppt

《超大规模集成电路设计导论》第6章电路参数计算.ppt

ID:52228360

大小:6.05 MB

页数:86页

时间:2020-04-03

《超大规模集成电路设计导论》第6章电路参数计算.ppt_第1页
《超大规模集成电路设计导论》第6章电路参数计算.ppt_第2页
《超大规模集成电路设计导论》第6章电路参数计算.ppt_第3页
《超大规模集成电路设计导论》第6章电路参数计算.ppt_第4页
《超大规模集成电路设计导论》第6章电路参数计算.ppt_第5页
资源描述:

《《超大规模集成电路设计导论》第6章电路参数计算.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第四章电路参数计算2021/9/71电力学院2021/9/722021/9/732021/9/742021/9/752021/9/762021/9/772021/9/782021/9/792021/9/7102021/9/7112021/9/7122021/9/7132021/9/714对于增强型的MOS管,Vg

2、电流Ig其中:Xd为耗尽层宽度,为少数载流子寿命。2021/9/7163、场开启漏电流MOS管的结构是金属——氧化物——半导体,在有源区我们利用此结构来做MOS管。在场区,同样也有可能存在这种结构,从而形成寄生的晶体管。例如:一条Al引线如果跨越了两个相邻的扩散区,那麽就会形成场开启现象,产生场开启电流。2021/9/7172021/9/7182021/9/7192021/9/7202021/9/7212021/9/7222021/9/723数字电路的延迟由四部分组成:门延迟连线延迟扇出延迟大电容延迟一、CMOS门延迟:门延迟的定义本征延迟2021/9/7242021/9/725上升时间t

3、r:输出信号波形从“1”电平的10%上升到90%需要的时间。即:V0:10%~90%Vdd。下降时间tf:输出信号波形从“1”电平的90%下降到10%需要的时间。即:V0:90%~10%Vdd。延迟时间td:输入电压变化到50%Vdd的时刻到输出电压变化到50%Vdd时刻之间的时间差。2021/9/7262021/9/7271、下降时间:设:输入波形为理想脉冲Cl上的电压从0.9Vdd下降到Vdd-Vtn过程中,N管工作在饱和区Cl上的电压从Vdd-Vtn下降到0.1Vdd过程中,N管工作在线性区根据放电电流的瞬态方程:2021/9/728CMOS反相器下降时间为:设:Vtn=0.2Vdd

4、Vdd=5v2、上升时间:由充电电流的瞬态方程:2021/9/729CMOS反相器的上升时间为:设:

5、Vtp

6、=0.2Vdd如果两管尺寸相同:时,有:2021/9/7303、延迟时间:通常假设输入信号为理想的阶跃信号的情况下,计算门的平均延迟时间:2021/9/7312021/9/7322021/9/733在计算连线延迟时,我们用最简单的RC网络模型。考察节点Vi的时间响应:2021/9/734当网络节点分得很密时,上式可写成微分形式:式中:r为单位长度电阻,c为单位长度电容。通常信号在连线上的传播延迟时间可以用下式估算:其中:l为连线长度,由于,l在连线延迟中起主要作用。为了减小延迟时间

7、,可行的策略是在连线中加若干个Buffer。2021/9/7352021/9/7362021/9/737逻辑门的输出端所接的输入门的个数称为电路的扇出:Fout对于电路扇出参数的主要限制是:2021/9/7382021/9/739扇出端的负载等于每个输入端的栅电容之和:在电路设计中,如果一个反相器的扇出为N,即Fout=N。其驱动能力应提高N倍,才能获得与其驱动一级门相同的延迟时间。否则它的上升及下降时间都会下降N倍。2021/9/7402021/9/741大电容负载驱动电路问题:一个门驱动非常大的负载时,会引起延迟的增大。要想在允许的门延迟时间内驱动大电容负载,只有提高,即增大W,将使栅

8、面积LW增大,管子的输入电容(即栅电容)Cg也随之增大,它相对于前一级又是一个大电容负载。如何解决这一问题呢?Mead和Conway论证了用逐级放大反相器构成的驱动电路可有效地解决驱动大电容负载问题。2021/9/742例如:设一个标准反相器:如果不增加反相器的驱动能力,其延迟时间将增大27倍,即T=27tpd。2021/9/743逐级放大方法:为了保证输出低电平Vol不变,而维持标准反相器的不变的条件下,逐级放大驱动管和负载管的宽长比,使每级放大的比例因子f相等。2021/9/7442021/9/745CMOS电路的功耗主要由两部分组成:1、静态功耗:由反向漏电流造成的功耗。2、动态功

9、耗:由CMOS开关的瞬态电流和负载电容的充放电造成的功耗。2021/9/7462021/9/747CMOS在静态时,P、N管只有一个导通。由于没有Vdd到GND的直流通路,所以CMOS静态功耗应当等于零。但在实际当中,由于存在反向漏电流:静态功耗:其中:n为器件个数。2021/9/7482021/9/749CMOS电路在“0”和“1”的转换过程中,P、N管会同时导通,产生一个窄脉冲电流,由Vdd到GND。同时,对负载电容

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。