锁存器和触发器-(3).ppt

锁存器和触发器-(3).ppt

ID:52659984

大小:1.37 MB

页数:55页

时间:2020-04-12

锁存器和触发器-(3).ppt_第1页
锁存器和触发器-(3).ppt_第2页
锁存器和触发器-(3).ppt_第3页
锁存器和触发器-(3).ppt_第4页
锁存器和触发器-(3).ppt_第5页
资源描述:

《锁存器和触发器-(3).ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第五章锁存器和触发器重点:1.掌握RS、JK、D触发器的逻辑功能及不同结构触发器的动作特点。2.掌握触发器之间逻辑功能的转换。1§5.1双稳态触发器的概念一、双稳态存储单元电路是一种具有记忆功能的逻辑单元电路,它能储存一位二进制码。二、双稳态触发器的特点1.输出有两个稳定状态:“0”态和“1”态;2.能根据输入信号及其原输出状态将触发器输出置成“0”或“1”态;即:目前输出状态Qn+1不只与现时的输入有关,还与原来的输出状态Qn有关;3.输入信号消失后,被置成的“0”或“1”态能保存下来,即具有记忆功

2、能。2二、双稳态触发器的分类1.按功能分类R-S触发器、D型触发器、JK触发器、T触发器等。2.按结构分类主从型、维持阻塞型等。3.按触发方式分类电平触发方式(锁存器)、边沿触发方式等。3§5.2锁存器一、基本SR锁存器(基本RS触发器)1.用或非门组成的基本RS触发器(1)电路QQ..≥1≥1RSSRQQSR高电平有效!(2)图形符号4(3)逻辑功能①状态表0111010101100100Qn+1QnRS001101QQ..≥1≥1RS不变00100101101100→0→0不定Qn——S、R变化前

3、Q的状态Qn+1——S、R变化后Q的状态记忆保持置0置1—S=R=1时Q=Q=0S=R=10时Q不定50111010101100100Qn+1QnRS001101记忆保持置0置1—S=R=1时Q=Q=0S=R=10时Q不定简化状态表②逻辑式SRQn+100Qn01010111不定条件:SR=06画出或非门组成的基本RS触发器的输出波形。输出全为0输入同时1→0状态不定例172.用与非门组成的基本RS触发器(1)电路两互补输出端两输入端QQ..&&SR反馈线SRQQSR(2)图形符号低电平有效!8(

4、3)逻辑功能①状态表011010011100不变→1→1110?1?0111010101100100Qn+1Qn—R—S———S=R=0时Q=Q=1110001QQ..&&SR置1置0记忆保持——S=R=01时Q不定9简化状态表0111010101100100Qn+1Qn—R—S———S=R=0时Q=Q=1110001置1置0记忆保持——S=R=01时Q不定②逻辑式条件:—S—RQn+100不定01110011Qn10画出与非门组成的基本RS触发器的输出波形。输出全为1输入同时0→1状态不定例21

5、1总结优点:基本RS触发器逻辑图简单。缺点:当两个输入信号不同步时易产生误动作。特点(1)有两个互补的输出端,有两个稳定的状态。(2)有复位(Q=0)、置位(Q=1)、保持原状态三种功能。(3)R为复位输入端,S为置位输入端,可以是低电平有效,也可以是高电平有效,取决于触发器的结构。(4)由于反馈线的存在,无论是复位还是置位,有效信号只需要作用很短的一段时间,即“一触即发”。12二.逻辑门控SR锁存器(同步RS触发器)1.或非门+与门组成的同步RS触发器(1)逻辑图(2)图形符号E为锁存使能控制端R,

6、S为输入端—Q,Q为输出端≥1≥1&&Q4Q3RSEQQ1SC11RQQ13ERSQ输出全为0CP=10后状态不定画出或非门组成的门控SR锁存器的输出波形。设初始状态为“0”例114三.D锁存器1.逻辑门控D锁存器(1)逻辑图1SC11RQE1D(2)图形符号1DC1QDEE为锁存使能控制端D为输入端—Q,Q为输出端15状态表(3)逻辑功能DQnQn+1功能简化的功能表DQn+10011注意:E=1期间Qn+1随D的变化而变化,其余情况维持原态。000100置0110111置11SC11RQE1D1

7、6画出D锁存器的输出波形。设初始状态为“0”EDQ例1172.传输门控D锁存器(1)逻辑图(2)逻辑功能E=0时:注意:E=1期间Qn+1随D的变化而变化,其余情况维持原态。010101TG11TG2111EDQQCCCCCCTG1断,TG2通Q维持不变。E=1时:TG1通,TG2断Q=D10011018§5.3触发器在时钟为稳定的0或1期间,输出信号不受输入信号影响,输出状态状态仅决定于时钟脉冲有效边沿到达前一瞬间以及到达后极短一段时间内的输入信号,这种单元电路成为触发器.触发器具有较好的抗干扰性能

8、一、主从结构的D触发器1.电路TG11TG2111CPD—Q'CCCCCCTG31TG41Q—QCCCC主锁存器从锁存器19TG11TG2111CPD—Q'CCCCCCTG31TG41Q—QCCCC2.逻辑功能CP=0期间:TG1通,TG2断,TG3断,TG4通Q'=D,Q维持不变。CP=0→1瞬间:TG1断,TG2通,TG3通,TG4断————Q'维持CP=0→1瞬间D的状态,Q=Q'=D0→101000101110111010020CP=1→0时:T

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。