基于FPGA的频率测量仪设计-论文.pdf

基于FPGA的频率测量仪设计-论文.pdf

ID:53761469

大小:3.59 MB

页数:3页

时间:2020-04-24

基于FPGA的频率测量仪设计-论文.pdf_第1页
基于FPGA的频率测量仪设计-论文.pdf_第2页
基于FPGA的频率测量仪设计-论文.pdf_第3页
资源描述:

《基于FPGA的频率测量仪设计-论文.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第5期微处理机No.52014年10月MICROPROCESSORSOct.,2014基于FPGA的频率测量仪设计李鑫彪,王笑怡(中国电子科技集团公司第四十七研究所,沈阳110032)摘要:随着可编程器件的快速发展,FPGA已经广泛应用在各个领域。由于其性能的稳定性和设计的灵活性,因此本设计也采用了FPGA为主控单元,实现了用于测量信号频率的频率测量仪。在保证精度的基础上,用Verilog硬件描述语言制定了三个模块,以实现系统的整体功能,并对系统实现的整体功能进行了仿真验证。关键词:现场可编程门阵列;频率测量仪;高精度;高速度DOI编码:10.3969/j.issn.1002-22

2、79.2014.05.002中图分类号:TN492文献标识码:A文章编号:1002-2279(2014)05-0005-03DesignofFrequencyMeasurementInstrumentBasedonFPGALIXin-biao,WANGXiao-yi(The47thResearchInstituteofChinaElectronicsTechnologyGroupCorporation,Shenyang110032,China)Abstract:Withtherapiddevelopmentoftheprogrammabledevices,FPGAhasbeenwi

3、delyusedinvariousfields.Asitsstabilityoftheperformanceandflexibilityofthedesign,FPGAisalsousedasthemaincontrolunitinthesystemtodesignthefrequencymeasurementinstrumentformeasuringthesignalfrequency.Inordertoguaranteetheaccuracy,Veriloghardwaredescriptionlanguageisusedtodevelopthreemodulestoachi

4、evetheoverallfunctionofthesystem,andthesimulationisconductedtothefunctionsmentionedabove.Keywords:FPGA;Frequencymeasurementinstrument;Highprecision;Highspeed1引言2设计原理频率是各种信号源的一个重要物理量,是电子、频率计的测量原理:给定一个闸门时间和一个通信等领域的一个重要研究对象,其大小和稳定性已知频率的标准信号,在给定的闸门时间T内,分往往可以决定一个器件或者整个系统的性能。因别测量标准脉冲信号的个数Nx和要被测量信号的此

5、,用一种简单有效且精度较高的方法来测量一个Nb脉冲数Nb,则:被测信号的频率为fb=fx,其中fx信号的频率是检测一个信号频率能否达到要求的一Nx项重要工作,对单独某个器件或者整个系统性能的为标准脉冲信号频率。在忽略标准脉冲信号频率fx稳定性起到了有力的保障作用。的误差情况下,可能产生的误差为:δ=|f′b-fb|/选用FPGA作为频率测量仪的主控单元,是因fbe×100%,其中fbe为被测信号频率的真实值,δ=为FPGA具有丰富的逻辑单元和IO口,系统可以方|ΔNx|/Nx1/Nx=1/T×fx。由上式可见,测量的精便地进行功能扩展,且其设计灵活方便,可以采用度与闸门时间和标准

6、信号的频率成反比,闸门时间C/C++或VerilogHDL/VHDL进行程序或元器件的越长,标准信号的频率越高,则误差就越小。编写和修改。此外,采用FPGA设计可以使整个系标准信号的频率为100MHz时,闸门时间和系统采用纯硬件结构,大大提高了系统的时实性。统测量精度之间的关系如下:作者简介:李鑫彪(1989-),男,黑龙江省七台河市人,硕士研究生,主研方向:嵌入式系统的设计及其应用。收稿日期:2013-8-8·6·微处理机2014年表1闸门时间与精度的对应关系3FPGA模块及其整体设计闸门时间(s)0.010.11-6-7-8精度101010设计总体分为三个部分,分别为计数部分可

7、见,标频在100MHz,闸门时间为0.01s时,测part1,寄存器部分buffer和数据选择部分chose,总量精度就可达到10-6。而标准信号的频率在FPGA体结构如图1所示。设计为双频率测量仪,可以同中通过锁相环技术很容易达到100MHz,因此整个时测量两路信号频率,如果需要可以通过增加计数系统的测量精度很容易就可以达到很高。部分part1来增加测量信号的个数。图1系统的整体结构3.2计数部分part1add值选择不同的输出值。当sel、rd其中有一个不pin_

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。