EDA实验报告四(状态机实现序列检测器的设计).doc

EDA实验报告四(状态机实现序列检测器的设计).doc

ID:55550333

大小:194.50 KB

页数:6页

时间:2020-05-16

EDA实验报告四(状态机实现序列检测器的设计).doc_第1页
EDA实验报告四(状态机实现序列检测器的设计).doc_第2页
EDA实验报告四(状态机实现序列检测器的设计).doc_第3页
EDA实验报告四(状态机实现序列检测器的设计).doc_第4页
EDA实验报告四(状态机实现序列检测器的设计).doc_第5页
资源描述:

《EDA实验报告四(状态机实现序列检测器的设计).doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验四:状态机实现序列检测器的设计一、实验目的1、了解和学习QuartusII7.2软件设计平台。2、了解EDA的设计过程。3、通过实例,学习和掌握QuartusII7.2平台下的文本输入法。4、学习和掌握状态机的工作和设计原理。5、掌握用VHDL实现状态机的方法6、利用状态机设计一个序列检测器二、实验仪器PC机,操作系统为Windows7/XP,本课程所用系统均为WindowsXP(下同),QuartusII7.2设计平台。三、实验步骤1、创建工程,在File菜单中选择NewProjectWizard,弹出对话框如下图所示在这个窗口中第一行为工程保存路径,第二行为工程名,第三行为顶层文件实体

2、名,和工程名一样。2、新建设计文本文件,在file中选择new,出现如下对话框:选择VHDLFile点击OK。3、文本输入,在文本中输入如下程序代码:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYfsmISport(clk,x:INSTD_LOGIC;z:OUTSTD_LOGIC);ENDfsm;ARCHITECTUREbhvOFfsmISTYPESTATEIS(S0,S1,S2,S3);SIGNALpresent_state:state;BEGINPROCESS(clk)BEGINIF(clk'EVENTANDclk='1')THENCASEpre

3、sent_stateISWHENS0=>IFx='1'THENpresent_state<=S1;ELSEpresent_state<=S0;ENDIF;WHENS1=>IFx='0'THENpresent_state<=S2;ELSEpresent_state<=S0;ENDIF;WHENS2=>IFx='1'THENpresent_state<=S3;ELSEpresent_state<=S0;ENDIF;WHENS3=>IFx='1'THENpresent_state<=S0;ENDIF;ENDCASE;ENDIF;ENDPROCESS;z<='1'WHENpresent_state<=

4、S3ELSE'0';ENDbhv;然后保存到工程中,结果如下图所示:4、编译,如果有多个文件要把这个文件设为当前顶层实体,这样软件编译时就只编译这个文件。点击projet->SetasTop-levelEntityCtrl+Shift+J接下来进行编译,点击processing->StartCompilation,见下图5、选择菜单“Tools”→“NetlistViewers”→“RTLviewer”得到如下电路图:6、选择菜单“Tools”→“NetlistViewers”→“StateMachineViewer”得到如下状态转移图小结通过这次上机,我们了解了关于状态机实现序列检测机的设计

5、与应用,对VDHL语言有更深刻的了解学习和运用。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。