第2章微处理器系统和微型计算机系统总线

第2章微处理器系统和微型计算机系统总线

ID:5563282

大小:1.62 MB

页数:128页

时间:2017-11-13

第2章微处理器系统和微型计算机系统总线_第1页
第2章微处理器系统和微型计算机系统总线_第2页
第2章微处理器系统和微型计算机系统总线_第3页
第2章微处理器系统和微型计算机系统总线_第4页
第2章微处理器系统和微型计算机系统总线_第5页
资源描述:

《第2章微处理器系统和微型计算机系统总线》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第2章 微处理器系统和微型计算机系统总线第2章微处理器系统和微型计算机系统总线当前微机应用系统可分为三大类:特制的专用小系统从最初的Z-80、8086到现在MCS51及其增强机型以CPU总线直接作为系统总线进行MEM和I/O接口设计以PC为基础进行扩展的通用系统:商用PC或工业PC系统独一无二的是IBMPC和它的兼容机系统以IAS、PCI作为系统总线进行接口设计特制的专用大系统:由以上两种系统的结合复习1、输入/输出口的功能及使用时应注意的问题?2、输入/输出口的接口电路及时序?3、存储器的接口电路及时序?(EPROM、SRAM)4、地址译码器的使用和地址空间的确定?5、数据传送的控制方式及多

2、中断源的处理技术?第2章微处理器系统和微型计算机系统总线2.1MCS-51单片机系统2.2IBMPC机系统2.3微机系统总线2.4PC中断技术2.1MCS-51单片机系统1、MCS51单片机系统及扩展总线2、MCS51存储器结构3、MCS51系统扩展4、MCS51中断系统5、MCS51汇编语言1、MCS51单片机系统及扩展总线1)、MCS51单片机系统的基本特征如下:8位微处理器(CPU)和布尔处理器4KB的片内程序存储器(ROM),可扩展64K128B数据存储器(RAM),外部可扩展64K21个特殊功能寄存器(SFR)两个16位定时器/计数器T0、T1一个全双工串行通信接口4个8位输入输出接

3、口(P0~P3),共32根I/O口线5个中断源,可编程为两个优先级内部时钟电路1、MCS51单片机系统及扩展总线2)、MCS51单片机管脚及其功能:(1)电源和外接晶体引脚VCC+5V电源VSS接地端XTAL1外接晶振输入端XTAL2外接晶振输入端(2)控制线ALE/PROG:ALE用于地址锁存信号输出端。该端输出的脉冲频率为系统时钟频率的1/6;在访问片外存储器时,其下降沿用于控制锁存P0口输出的低8位地址。PROG用于对片内EPROM输入编程脉冲。/PSEN:片外程序存储器读选通信号输出端。1、MCS51单片机系统及扩展总线2)、MCS51单片机管脚及其功能:(2)控制线RST/VPD:R

4、ST是复位端。当RST端出现持续两个机器周期以上的高电平时,即可实现复位操作。VPD为备用电源输入端。VCC掉电期间,VPD如接有备用电源,可用于保存片内RAM中的数据。当VCC下降到某规定值以下,备用电源便向片内RAM供电。/EA/VDD:EA为片外程序存储器选用端。该引脚接高电平时,选用片内程序存储器,但当PC值超过片内程序存储器范围时,将自动转向片外程序存储器去执行程序;该引脚接低电平时,单片机选用片外程序存储器。VDD用于对8751的EPROM编程时输入21V编程电压。1、MCS51单片机系统及扩展总线2)、MCS51单片机管脚及其功能:(3)输入输出引脚P0.0~P0.7访问片外存储

5、器时,P0分时复用为低8位地址线和双向数据线。P0口不作为地址/数据线使用时,可作为准双向I/O口使用。但必须外接上拉电阻。可驱动8个LSTTL负载P1.0~P1.7带内上拉电阻的8位准双向通用I/O口。P2.0~P2.7带内上拉电阻的8位准双向通用I/O口。访问片外存储器时,P2口用作高8位地址线。可驱动4个LSTTL负载P3.0~P3.7带内上拉电阻的8位准双向I/O接口,每个引脚还具有第二功能。可驱动4个LSTTL负载1、MCS51单片机系统及扩展总线3)、MCS51单片机扩展总线结构:1、MCS51单片机系统及扩展总线3)、MCS51单片机扩展总线结构:2.1MCS-51单片机系统1、

6、MCS51单片机系统及扩展总线2、MCS51存储器结构3、MCS51系统扩展4、MCS51中断系统5、MCS51汇编语言MCS51存储器结构特点:分为程序存储器、数据存储器;数据存储器又分为片内和片外;三个独立存储空间2、MCS51存储器结构1)、80C51的程序存储器配置PC是16位的计数器,所以能寻址64KB的ROM。80C51内部有4KB的掩膜ROM,87C51在内部有4KB的EPROM,而80C31在内部没有程序存储器。2)、80C51的数据存储器配置①、工作寄存器区低端32个字节分成4个工作寄存器组,每组8个单元。当前工作寄存器组的机制便于快速现场保护。PSW的RS1、RS0决定当前

7、工作寄存器组号寄存器0组:地址00H~07H;寄存器1组:地址08H~0FH;寄存器2组:地址10H~17H;寄存器3组:地址18H~1FH。②、位寻址区③、通用RAM区位寻址区之后的30H至7FH共80个字节为通用RAM区。这些单元可以作为数据缓冲器使用。这一区域的操作指令非常丰富,数据处理方便灵活。堆栈区:是通用RAM区中,数据按“先进后出”或“后进先出”方式组织的特殊区域。栈顶的位置由SP寄

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。