【精品】课设论文 数字钟电路.doc

【精品】课设论文 数字钟电路.doc

ID:56190300

大小:430.00 KB

页数:16页

时间:2020-03-19

【精品】课设论文 数字钟电路.doc_第1页
【精品】课设论文 数字钟电路.doc_第2页
【精品】课设论文 数字钟电路.doc_第3页
【精品】课设论文 数字钟电路.doc_第4页
【精品】课设论文 数字钟电路.doc_第5页
资源描述:

《【精品】课设论文 数字钟电路.doc》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、学号:0120711360734课程设计题目数字钟电路的设计与制作学院自动化学院专业自动化班级0707姓名冯倩指导教师罗惠谦2009年7月2日课程设计任务书学生姓名:冯倩专业班级:自动化0707指导教师:罗惠谦工作单位:动化学院题目:数字钟电路的设计与制作初始条件:1.具备电子电路的基础知识及查阅资料和手册的能力2.熟悉常用电子器件和常规实验仪器及电子设计常用软件3.已掌握电子电路实验的基本方法要求完成的主要任务:1.釆用数码管显示2.具有时间校对功能3.提出至少两种设计方案,并优选方案进行具体设计4.有能力的同学可在完成上述要求后提出增强功能的设计方案5.按要求写出详细设计报告

2、,并计算元件参数,包括选择元件的原理依据,参数确定的理论依及相关的屯路图等时间安排:1.6月22日动员大会,下达课程设计任务书2.6月22口-25口查阅资料,选择设计方案,进行设计计算,完成预设计并进行计算机仿真3.6月26日预设计方案经教师审查后发放元器件4.6月26日一7月1日对所设计的电路进行制作和调试并完成课程设计说明书5.7月2口一3口课程设计答辩指导教师签名:2008年6月22日系主任(或责任教师)签名:2008年6月22摘要数字钟是用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,已得到广泛的使用。数

3、字钟可用中小规模集成电路组成电子钟;也可以利用专用的电子钟芯片配以显示电路及其所需要的外围电路组成电子钟;还可以利用单片机来实现电子钟等等。这里我们利用中规模集成器件实现数字钟的设计,通过各部分电路实现计数,显示,校时等功能。它的计时周期是24小时,数字钟电路主要由译码显示器、时计数、分计数、秒计数器和脉冲产生电路。其中电路系统由秒信号发生器、时、分、秒计数器译码器及显示器、门电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般由多谐振荡器来实现,将标准秒信号送入秒计数器,秒计数器采用60进制计数器,每累计60秒发出一个分脉冲信号,该信号作为分计数器的时钟脉

4、冲。分计数器也采用60进制计数器,每累计60分钟,发出一个时脉冲信号,该信号将被送到时计数器。时计数器采用24进制,可实现对一天24小时的计时。译码显示电路将时、分、秒计数器的输出状态通过显示驱动电路,七段显示译码器译码,在经过六位LED七段显示器显示出来。关键字:数字钟译码显示计时周期校时目录第一章数字钟电路的方案设计11.1数字钟电路方案设计21.2数字钟电路论证2第二章系统分析与设计32.1数字钟的组成框图32.2器件选择32.2.1lg5011ah显示器32.2.2555定时器32.2.3计数器74LS9072.2.4译码器4511及数码管82.2.5非门74LS04与非

5、门74LS00112.2.6面包板及电阻、电容等器件122.3单元电路设计132.3.1555多谐振荡脉冲132.3.2时间计数单元142.3.3译码驱动及显示单元142.4.4校吋电源电路152.4完整的电路图及工作原理152.4.1完整的电路152.4.2工作原理152.5附录15收获和体会17参考文献17第一章数字钟电路的方案设计1.1数字钟电路方案设计数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定,由555构成的多谐振荡器作时钟脉冲。方案

6、一:首先构成一个555定时器产生一秒钟的振荡周期,由74LS90采用清零法分别组成60进制的秒计数器,60进制的分计数器和24进制的时计数器。使用555定时器的输出作为秒计数器的CP脉冲,把秒计数器的进位输出作为分计数器的CP脉冲,分计数器的进位输出作为时计数器的CP脉冲。使用数码管作为显不器,4511为译码器。方案二:一个基本的数字钟屯路主要译码显示器,时、分、秒计数器和定时器组成。主要是555定时器产生一秒钟的振荡周期,由7段4脚译码显示器和74LS90采用清零法分别组成60进制的秒计数器,60进制的分计数器和24进制的时计数器。使用BS201A数码管作为显示器,74LS48

7、为译码器。1.2论证通过数字钟方框图可以看出,秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,我们用CB555定时器來实现。将标准秒信号送入秒计数器,秒计数器釆用60进制计数器,每累计60秒发出一个分脉冲信号,该信号作为分计数器的时钟脉冲。分计数器也采用60进制计数器,每累计60分钟,发出一个时脉冲信号,该信号将被送到时计数器。时计数器釆用24进制,可实现对一天24小时的计吋。译码显示屯路将时、分、秒计数器的输出状态通过显示驱动电路,七段显示译码器译码,在经过六位LE

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。