数字电子技术基础(第4章)课件.ppt

数字电子技术基础(第4章)课件.ppt

ID:57126060

大小:2.09 MB

页数:114页

时间:2020-08-01

数字电子技术基础(第4章)课件.ppt_第1页
数字电子技术基础(第4章)课件.ppt_第2页
数字电子技术基础(第4章)课件.ppt_第3页
数字电子技术基础(第4章)课件.ppt_第4页
数字电子技术基础(第4章)课件.ppt_第5页
资源描述:

《数字电子技术基础(第4章)课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第四章组合逻辑电路§4.1概述§4.2组合逻辑电路的分析和设计方法§4.3常用组合逻辑电路§4.4组合逻辑电路的竞争-冒险现象教学内容1.组合逻辑电路的分析与设计方法2.常用组合逻辑模块的使用本章重点数字电路组合逻辑电路时序逻辑电路任一时刻的输出仅取决于该时刻的输入,与电路原来的状态无关。任一时刻的输出不仅取决于现时的输入,而且还与电路原来状态有关。4.1概述组合逻辑电路的框图组合逻辑电路在电路结构上不包含存储单元,仅仅是由各种门电路组成,4.2组合逻辑电路的分析和设计方法§4.2.1组合逻辑电

2、路的分析方法组合逻辑电路图写出逻辑表达式分析方法步骤:化简说明功能列真值表已知逻辑电路说明逻辑功能分析逻辑图逻辑表达式11最简与或表达式化简22从输入到输出逐级写出最简与或表达式3真值表34电路的逻辑功能当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种3人表决用的组合电路:只要有2票或3票同意,表决就通过。400010111解:由真值表知:该电路可用来判别输入的4位二进制数数值的范围。这是一个全加器电路形式变换写出表达式并简化§4.2.2组合逻辑电路的设

3、计方法根据实际逻辑问题最简单逻辑电路设计步骤:确定输入、输出列出真值表分析题意,将设计要求转化为逻辑关系,这一步为设计组合逻辑电路的关键根据设计要求根据设计所用芯片要求画逻辑电路图选择所需门电路例1:设计三人表决电路(A、B、C)。每人一个按键,如果同意则按下,不同意则不按。结果用指示灯表示,多数同意时指示灯亮,否则不亮。用与非门实现.解:1.首先指明逻辑符号取“0”、“1”的含义。三个按键A、B、C按下时为“1”,不按时为“0”。输出量为L,多数赞成时是“1”,否则是“0”。2.根据题意列出真

4、值表ABCL000000100100011110001011110111113.画出卡诺图化简:ABC000011111011110000ABBCACL=AC+BC+AB4、用与非门实现逻辑电路ABCL例4.2.2:解:取红、黄、绿三盏灯分别用R、A、G表示,设灯亮为“1”,不亮为“0”;故障信号为输出变量用Z表示,规定正常为“0”,不正常为“1”。RAGZ000100100100011110001011110111111、列真值表2、写逻辑函数式3、化简RAG00001111101111100

5、0RGRAAG4、画逻辑图用与非门实现用与或非门实现RAG0000111110111110004.3若干常用的组合逻辑电路§4.3.1编码器编码:用二进制代码来表示某一信息(文字、数字、符号)的过程。实现编码操作的电路称为编码器。编码器高?低?码?普通编码器3位二进制(8线-3线)编码器真值表任何时刻只允许输入一个编码信号,否则输出将发生混乱。一、二进制编码器输入端:2n输出端:n高电平有效图4.3.2优先编码器在优先编码器电路中,允许同时输入两个以上编码信号。编码时只对优先权最高的进行编码。8

6、线-3线优先编码器74LS148逻辑图(图4.3.3)。选通输入端选通输出端扩展端输入:逻辑0(低电平)有效输出:逻辑0(低电平)有效低电平表示“电路工作,但无编码输入”低电平表示“电路工作,且有编码输入”例4.3.1:试用两片74LS148组成16线-4线优先编码器。优先权最高~均无信号时,才允许对~输入信号编码。00101111111001111101(1)片处于编码状态,(2)片被封锁。1111111110(2)片处于编码状态111010010101110101二、二-十进制编码器输入端1

7、0个,输出端4个,也称10线-4线编码器。集成10线-4线优先编码器输入输出均低电平有效。功能表见表3.3.3§4.3.2译码器译码:将二进制代码翻译成对应的输出信号的过程.译码是编码的逆过程.实现译码操作的电路称为译码器。常用的译码器有:二进制译码器、二-十进制译码器、显示译码器三类。一、二进制译码器输入端:n输出端:2n二进制译码器的输入端为n个,则输出端为2n个,且对应于输入代码的每一种状态,2n个输出中只有一个为1(或为0),其余全为0(或为1)。2线—4线译码器74LS139(输出低电

8、平有效)真值表001110011101101011110111A1A0画关于的卡诺图A1A0011111003位二进制译码器(3线-8线译码器)输入:3位二进制代码输出:8个互斥的信号(高电平有效)74HC138集成译码器S=1,译码器正常工作100片选输入端(使能端)输出低电平有效地址输入端3线-8线译码器74HC138功能表当S1=1,=0,=0(即S=1)时,可得输出例4.3.2:试用两片3线-8线译码器74HC138组成4线-16线译码器。(1)片工作,(2)片禁止。若输入D3D2D1D

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。