全加器构成十进制加法器.doc

全加器构成十进制加法器.doc

ID:57820507

大小:187.00 KB

页数:6页

时间:2020-03-30

全加器构成十进制加法器.doc_第1页
全加器构成十进制加法器.doc_第2页
全加器构成十进制加法器.doc_第3页
全加器构成十进制加法器.doc_第4页
全加器构成十进制加法器.doc_第5页
资源描述:

《全加器构成十进制加法器.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、上海xxx学院《硬件系统设计》上机实验报告(五)姓名:学号:班级:成绩:实验名称:全加器及其应用实验地点:实验设备:(计算机型号)(生产商)设备号:使用软件:Multisim10.0实验时间:年月日星期,时分至时分一、实验原理:(简述----用自己的理解)两个一位十进制数相加,若考虑低位来的进位,其和应为0~19,8421BCD码加法器的输入、输出都采用8421BCD码表示,其进位规律为逢十进一,而74HC283D是按两个四位二进制数进行运算的,其进位规律为逢十六进一,故二者的进位关系不同,当和数大于9时,8421B

2、CD码应产生进位,而十六进制还不可能产生进位。为此应对结果进行修正,当结果大于9时,需要加6(0110B)修正。故修正电路应含一个判9电路,当结果大于9时对结果加0110,小于等于9时加0000。大于9的数是最小项的m10~m15,除了上述情况大于9时外,如相加结果产生了进位位,其结果必定大于9,因此大于9的条件为F=C+SUM4⋅SUM3+SUM4⋅SUM2=C⋅SUM4⋅SUM3⋅SUM4⋅SUM2全加器74HC283D的A4A3A2A1、B4B3B2B1为两个四位二进制数输入端,SUM1、SUM2、SUM3、S

3、UM4为相加的和,C0为低位来的进位,C4为向高位产生的进位。6二、实验内容(步骤):选择一个74HC283D_2v,二输入与非门7400N和三输入与非门7410N芯片,WordGenvertor(字信号发生器),构成8421BCD码加法电路,电路图如下:对Genvertor(字信号发生器)进行相关设置如下:在Controls中选择Cycle按钮,选择循环输出方式。在Trigger区,点击按钮Internal,选择内部触发方式。在Controls-Setting按钮填出的选项卡中,Pre-setPatterns中选择

4、在UpCounter选项,即按逐个加1递增的方式进行编码。在DisplayType中选择Hex,在BufferSize中输入0009,在InitialPattern中选择00000000。6点击run,查看效果如下:6实验改进:因为74HC283D_2V无法正常显示输出,所以将74HC283D_2V芯片改为74HC283N_4V芯片,则实验成功,如下:66三、实验体会:实验中的电路其实就是是将两个个位数相加得到一个十位数,显示结果通过一个判9电路,来判定是否显示十位的1,如过结果超过9,则十位显示1,同时加的结果还会

5、加上6(因为16进制与十进制中始终相差6)得到个位结果输出到个位的数字显示中,从而实现BCD码的加法。图中的Genvertor(字信号发生器)只有接输入口0~15是有效的,刚开始接到16~31,导致上方的数码管无法显示,后来调换以后一切正常。进位的显示正常,但是个位的数值显示无法显示,一直停留在0,于是尝试将74HC283D_2V芯片改为74HC283N_4V,则可以正常显示。6

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。