实验六:时序逻辑电路的应用.doc

实验六:时序逻辑电路的应用.doc

ID:58685989

大小:815.00 KB

页数:8页

时间:2020-10-12

实验六:时序逻辑电路的应用.doc_第1页
实验六:时序逻辑电路的应用.doc_第2页
实验六:时序逻辑电路的应用.doc_第3页
实验六:时序逻辑电路的应用.doc_第4页
实验六:时序逻辑电路的应用.doc_第5页
资源描述:

《实验六:时序逻辑电路的应用.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电路实验报告数字电路实验报告姓名:班级:学号:同组人员:8数字电路实验报告实验四:时序逻辑电路的应用一、实验目的:1.实现序列Y=001100111(使用74LS161,74LS00);2.实现十分频且占空比为50%(使用74LS161,74LS00)。二、实验原理:74LS161为二进制同步计数器,具有同步预置数、异步清零以及保持等功能。图1当=0(输入低电平),则不管其他输入端(包括CP端)状态如何,四个数据输出端QA、QB、QC、QD全部清零。当==1,CTr=CTp=1时,则对计数脉冲CP实现同步十进制加计数;当==1时,只要CTr和EN

2、P中有一个为0,则不管CP状态如何(包括上升沿),计数器所有数据输出都保持原状态不变。因此,CTr8数字电路实验报告和CTp应该为计数控制端,当它们同时为1时,计数器执行正常同步计数功能;而当它们有一个为0时,计数器执行保持功能。1、实现序列Y=001100111列真值表如下:8数字电路实验报告Q3Q2Q1Q0Y000000001000101001110100001010011010111110001由左边的表格观察很容易得到:Y=,结合74LS161电路的特点,当Q3Q2Q1Q0=1001时必须清零,将接回到端,实现清零,即可得到结果。8数字电路实

3、验报告8数字电路实验报告1、实现十分频且占空比为50%列真值表如下:8数字电路实验报告Q3Q2Q1Q0Y00000001001000110010000101001100011101000110011101011011111001110111101111由左边表格得到:要实现十分频,正好可以从0011到1100,当Q3Q2Q1Q0=1100时进行置数,将D3D2D1D0接成0011。由上表得到Y=Q3,接回端实现置数。8数字电路实验报告8数字电路实验报告三、实验内容1、实现序列Y=001100111的电路图如下:2、实现十分频且占空比为50%的电路图如

4、下:8数字电路实验报告四、实验结果1、实现序列Y=0011001118数字电路实验报告1、实现十分频且占空比为50%四、实验总结1.逻辑电路的设计过程设分灵活,通过列真值表观察其值的变化非常有效;2.8数字电路实验报告不仅要仔细了解各种基本电路的功能和原理,更重要的是能用它们组合起来实现一定的功能。8

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。