第二章MCS-51系列单片机硬件结构ppt课件.ppt

第二章MCS-51系列单片机硬件结构ppt课件.ppt

ID:58688260

大小:6.08 MB

页数:64页

时间:2020-10-04

第二章MCS-51系列单片机硬件结构ppt课件.ppt_第1页
第二章MCS-51系列单片机硬件结构ppt课件.ppt_第2页
第二章MCS-51系列单片机硬件结构ppt课件.ppt_第3页
第二章MCS-51系列单片机硬件结构ppt课件.ppt_第4页
第二章MCS-51系列单片机硬件结构ppt课件.ppt_第5页
资源描述:

《第二章MCS-51系列单片机硬件结构ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第二章单片机的硬件结构2.1MCS-51单片机的总体结构2.2微处理器2.3MCS-51存储器2.4MCS-51基本电路及引脚电路2.5实例演练2.1MCS-51单片机的总体结构一,8031芯片实照二,MCS-51单片机外形是一个40脚的双列直插式集成块:8031(无ROM)51子系列8051(掩模ROM,RAM128B,4KBROM)8751(EPROM,RAM128B,8KBROM)8032(无ROM)52子系列8052(掩模ROM,RAM256B,8KBROM)8752(EPROM,RAM

2、256B,8KBROM)指令系统51、52子系列相同部分引脚6个中断源3个定时器5个中断源2个定时器三,MCS-51系列单片机分类:51、52子系列不相同部分1,片内数据存储器增至256B2,片内程序存储器增至8K(8032无)3,有三个定时器4,有六个中断源四,MCS51单片机的内部总体结构图8051的结构8051为8位微控制器。程序存储器ROM:内部4Kbytes、外部最多可扩展至64Kbytes。数据存储器RAM:内部128bytes、外部最多可扩展至64Kbytes。四组可位寻址的8位输

3、入/输出端口,即P0、P1、P2及P3。两个16位定时器/计数器。一个全双工串行口,即UART。五个中断源,即INT0、INT1、T0、T1、RXD或TXD。111条指令。五,封装及外部引脚:QFP封装(适用于大批量生产)(一)封装PLCC封装 (适用于实验室及大批量生产)直插式封装(适用于学校与实验室)MCS-51单片机引脚图8031/8051/8751P3口P0口P1口P2口VCCRST/VPDEA/VPPALE/PROGPSENXTAL1XTAL2VssMCS-51单片机逻辑符号封装结构P

4、LL44脚双列直插式DIP40脚功能说明分三部分叙述I/O端口控制引脚电源与晶振引脚Vcc(40脚)主电源正端,接+5V。Vss(20脚)主电源负端,接地。XTAL1(19脚)它是片内高增益反向放大器的输入端。接外部石英晶体和电容的一端。若使用外部输入时钟,该脚必须接地。XTAL2(18脚)它是片内高增益反向放大器的输出端。接外部石英晶体和电容的另一端。若使用外部输入时钟,该脚作为外部输入时钟的输入端。电源与时钟电路引脚电源引脚频率引脚(二)外部引脚控制引脚ALE/(30脚)/PSEN(29脚)

5、/Vpp(31脚)RST/VPD(9脚)ALE地址锁存使能信号输出端。存取片外存储器时,用于锁存低8位地址。PROG是对于EPROM型单片机,在EPROM编程期间,此引脚用于输入编程脉冲。程序存储器输出使能输出端。它是外部程序存储器的读选通信号,低电平有效。片内程序存储器屏蔽控制端(1),低电平有效。复位输入信号端,高电平有效。备用电源VPD功能I/O端口接口电路(I/O接口)四个并行口P0口,8根输入/输出I/O接口线P1口,8根输入/输出I/O接口线P2口,8根输入/输出I/O接口线P3口,

6、8根输入/输出I/O接口线共有32根I/O接口线每一根线都可以设定为输入或输出单片机输出的控制信号(输出)采集外部的输入信号(输入)都是通过这32根I/O线进行传输的I/O端口四个并行输入/输出端口P0口、P1口、P2口及P3口。它们看似一样,在使用上是不一样的,也是有区别的。1.P0口(P0.0~P0.7,39脚~32脚)两种工作方式寻址外部存储器时分时作为双向8位数据口和输出低8位地址复用口。不接外部存储器时可作为8位准双向I/O口使用。2.P2口(P2.0~P2.7,21脚~28脚)作为普

7、通I/O使用它是自带上拉电阻的8位准双向I/O接口,每一位可驱动4个LSTTL负载。当P2口作为输入接口时,应先向口锁存器写“1”。两种工作方式访问片外存储器时(扩展RAM或ROM)P2口作为高8位地址线使用。P1口仅用作I/O使用,它也是自带上拉电阻的8位准双向I/O接口,每一位可驱动4个LSTTL负载。当P1口作为输入接口时,应先向口锁存器写“1”。3.P1口(P1.0~P1.7,1脚~8脚)4.P3口(P3.0~P3.7,10脚~17脚)除了和P1口的功能一样外,P3口的每一引脚还具有第二

8、功能。引脚功能P3.0RXD(串行输入口)P3.1TXD(串行输出口)P3.2(外部中断0输入口)P3.3(外部中断1输入口)P3.4T0(定时器0外部输入口)P3.5T1(定时器1外部输入口)P3.6(写选通输出口)P3.7(读选通输出口)P3口引脚第二功能电源引脚输入/输出端口复位引脚频率引脚存储器引脚外部存储器控制引脚8051的封装与引脚2.2微处理器构建CPU的基石是晶体管,可以看成是微型电子开关,代表两种状态:ON(开)和OFF(关)。这一开一关两种状态正好与二进制中的基础状态“0”和

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。