数字频率计的设计与制作.doc

数字频率计的设计与制作.doc

ID:58854583

大小:93.50 KB

页数:8页

时间:2020-09-23

数字频率计的设计与制作.doc_第1页
数字频率计的设计与制作.doc_第2页
数字频率计的设计与制作.doc_第3页
数字频率计的设计与制作.doc_第4页
数字频率计的设计与制作.doc_第5页
资源描述:

《数字频率计的设计与制作.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字频率计的设计与制作一、任务和目的1、问题引入许多情况下,要对信号的频率进行测量,利用示波器可以粗略测量被测信号的频率,精确测量则要用到数字频率计。2、设计目的:通过本设计与制作项目可以进一步加深我们对数字电路应用技术方面的了解与认识,进一步熟悉数字电路系统设计、制作与调试的方法和步骤。3、设计要求:设计并制作出一种数字频率计,其技术指标如下:(1)频率测量范围:10~9999Hz。(2)输入电压幅度>300mV。(3)输入信号波形:任意周期信号。(4)显示位数:4位。(5)电源:220V、50Hz二、方法和步骤1、设计内容(1)数字频率计的基本原理数字

2、频率计的主要功能是测量周期信号的频率。频率是单位时间(1S)内信号发生周期变化的次数。如果我们能在给定的1S时间内对信号波形计数,并将计数结果显示出来,就能读取被测信号的频率。数字频率计首先必须获得相对稳定与准确的时间,同时将被测信号转换成幅度与波形均能被数字电路识别的脉冲信号,然后通过计数器计算这一段时间间隔内的脉冲个数,将其换算后显示出来。这就是数字频率计的基本原理。(2)系统框图从数字频率计的基本原理出发,根据设计要求,得到如图2.1所示的电路框图。图2.1数字频率计框图下面介绍框图中各部分的功能及实现方法电源与整流稳压电路框图中的电源采用50Hz的

3、交流市电。市电被降压、整流、稳压后为整个系统提供直流电源。系统对电源的要求不高,可以采用串联式稳压电源电路来实现。全波整流与波形整形电路本频率计采用市电频率作为标准频率,以获得稳定的基准时间。按国家标准,市电的频率漂移不能超过0.5Hz,即在1%的范围内。用它作普通频率计的基准信号完全能满足系统的要求。全波整流电路首先对50Hz交流市电进行全波整流,得到如图2.2(a)所示100Hz的全波整流波形。波形整形电路对100Hz信号进行整形,使之成为如图2.2(b)所示100Hz的矩形波。图2.2全波整流与波形整形电路的输出波形波形整形可以采用过零触发电路将全波

4、整流波形变为矩形波,也可采用施密特触发器进行整形。分频器分频器的作用是为了获得1S的标准时间。电路首先对图2.2所示的100Hz信号进行100分频得到如图2.3(a)所示周期为1S的脉冲信号。然后再进行二分频得到如图2.3(b)所示占空比为50%脉冲宽度为1S的方波信号,由此获得测量频率的基准时间。利用此信号去打开与关闭控制门,可以获得在1S时间内通过控制门的被测脉冲的数目。图2.3分频器的输出波形分频器可以采用由计数器通过计数获得。二分频可以采用触发器来实现。信号放大、波形整形电路为了能测量不同电平值与波形的周期信号的频率,必须对被测信号进行放大与整形处

5、理,使之成为能被计数器有效识别的脉冲信号。信号放大与波形整形电路的作用即在于此。信号放大可以采用一般的运算放大电路,波形整形可以采用施密特触发器。控制门控制门用于控制输入脉冲是否送计数器计数。它的一个输入端接标准秒信号,一个输入端接被测脉冲。控制门可以用与门或或门来实现。当采用与门时,秒信号为正时进行计数,当采用或门时,秒信号为负时进行计数。计数器计数器的作用是对输入脉冲计数。根据设计要求,最高测量频率为9999Hz,应采用4位十进制计数器。可以选用现成的10进制集成计数器。锁存器在确定的时间(1S)内计数器的计数结果(被测信号频率)必须经锁定后才能获得稳

6、定的显示值。锁存器的作用是通过触发脉冲控制,将测得的数据寄存起来,送显示译码器。锁存器可以采用一般的8位并行输入寄存器,为使数据稳定,最好采用边沿触发方式的器件。显示译码器与数码管显示译码器的作用是把用BCD码表示的10进制数转换成能驱动数码管正常显示的段信号,以获得数字显示。选用显示译码器时其输出方式必须与数码管匹配。(3)实际电路根据系统框图,设计出的电路如图2.4所示。7414组成非对称多谐振荡器,产生100Hz标准信号,对100Hz信号的分频得到1Hz信号,这里采用7位二进制计数器74HC4024组成100进制计数器来实现。计数脉冲下降沿有效。在7

7、4HC4024的Q7、Q6、Q3端通过与门加入反馈清零信号,当计数器输出为二进制数(十进制数为100)时,计数器异步清零。实现100进制计数。为了获得稳定的分频输出,清零信号与输入脉冲“与”后再清零,使分频输出脉冲在计数脉冲为低电平时保持一段时间(10mS)为高电平。电路中采用双JK触发器74HC109中的一个触发器组成触发器,它将分频输出脉冲整形为脉宽为1S、周期为2S的方波。从触发器Q端输出的信号加至控制门,确保计数器只在1S的时间内计数。从触发器端输出的信号作为数据寄存器的锁存信号被测信号通过741组成的运算放大器放大20倍后送施密特触发器整形,得到

8、能被计数器有效识别的矩形波输出,通过由74HC11组成的控制门送计

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。