实验二全加器的设计.doc

实验二全加器的设计.doc

ID:58860983

大小:202.00 KB

页数:2页

时间:2020-09-22

实验二全加器的设计.doc_第1页
实验二全加器的设计.doc_第2页
资源描述:

《实验二全加器的设计.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验二全加器的设计预习要求:要求同学们在实验前务必完成一位全加器、八位全加器项目设计、仿真、引脚锁定。最后将自己预习做的工程项目文件夹压缩后,以“学号_姓名_实验二”命名后,于实验前交各实验小组组长,由小组组长收齐后交实验指导教师。否则不允许参加实验。一、实验目的1、熟悉利用QuartusⅡ的原理图输入方法设计简单组合电路2、掌握层次化设计的方法3、利用层次化的设计方法,设计一个8位全加器4、熟悉利用CPLD/FPGA实验开发平台进行系统设计验证。二、实验原理一个8位全加器可以由8个1位全加器构成,加法器间的进位可以串行方式实现

2、,即将低位加法器的进位输出cout与相临的高位加法器的最低进位输入信号cin相接。三、实验内容1、完成半加器和全加器的设计,包括原理图输入、编译、综合、适配、仿真、实验板上的硬件测试,并将此全加器电路设置成一个硬件符号入库。KEY1、KEY2、KEY3分别接ain、bin、cin;发光管LED2、LED1分别接sum和cout。2、实验内容建立一个更高层次的原理图设计,利用以上获得的1位全加器构成8位全加器,并完成编译、综合、适配、仿真。3、思考设计一电路,在FPGA开发平台上验证8位全加器。提示:设计电路如下图所示,其中位扫描

3、应用减计数器。四、实验报告详细叙述8位加法器的设计流程;给出各层次的原理图及其对应的仿真波形图;给出加法器的时序分析情况;最后给出硬件测试流程和结果。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。