TMS320C55x的硬件结构ppt课件.ppt

TMS320C55x的硬件结构ppt课件.ppt

ID:58879415

大小:952.50 KB

页数:77页

时间:2020-09-30

TMS320C55x的硬件结构ppt课件.ppt_第1页
TMS320C55x的硬件结构ppt课件.ppt_第2页
TMS320C55x的硬件结构ppt课件.ppt_第3页
TMS320C55x的硬件结构ppt课件.ppt_第4页
TMS320C55x的硬件结构ppt课件.ppt_第5页
资源描述:

《TMS320C55x的硬件结构ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第2章TMS320C55x的硬件结构内容提要本章详细介绍TMS320C55x的硬件结构,包括C55x处理器的CPU体系结构、指令流水线、存储空间结构及TMS320VC5509A的主要特性等。1TMS320C55xDSP原理及应用知识要点●TMS320C55xDSP的基本结构●TMS320VC5509A的主要特性●TMS320C55x存储空间结构第2章TMS320C55x的硬件结构2TMS320C55xDSP原理及应用2.1TMS320C55xDSP的基本结构2.2TMS320VC5509A的主要特性2.3TMS320C55x存储空间结构第

2、2章TMS320C55x的硬件结构3TMS320C55xDSP原理及应用2.1TMS320C55xDSP的基本结构TMS320C55x在C54x的基础上发展起来的新一代低功耗、高性能数字信号处理器。1)软件具有C54兼容模式。2)工作时钟大大超过了C54x系列处理器,3)CPU内部通过增加功能单元增强了DSP的运算能力,具有更高的性能和更低的功耗。在无线通信、便携式个人数字系统及高效率的多通道数字压缩语音电话系统中得到广泛应用。第2章TMS320C55x的硬件结构4TMS320C55xDSP原理及应用C55x与C54x相比,C55x在硬件

3、方面做了许多扩展,具体如表2-1所示。表2-1C55x与C54x的比较1(40位)内容C54xC55x乘法累加器(MAC)12累加器(ACC)24读总线23写总线12地址总线46指令字长16位8/16/24/32/40/48位数据字长16位16位算术逻辑单元(ALU)1(40位)1(16位)1(40位)辅助寄存器字长2字节(16位)3字节(24位)辅助寄存器88存储空间独立的程序/数据空间统一的程序/数据空间数据寄存器04第2章TMS320C55x的硬件结构5TMS320C55xDSP原理及应用C55x的一系列特征使它具有处理效率高、低功

4、耗和使用方便的等优点。第2章TMS320C55x的硬件结构表2-2C55x的特征及优点特征优点一个32位16指令缓冲队列缓冲变长指令并完成有效的块重复操作两个17位17位的乘法累加器在一个单周期执行双乘法累加操作一个40位算术逻辑单元(ALU)实现高精度算术和逻辑操作一个40位桶形移位寄存器能够将一个40位的计算结果最高向左移31位或向右移32位一个16位算术逻辑单元(ALU)对主ALU并行完成简单的算术操作4个40位的累加器保留计算结果,减少对存储单元的访问12条独立总线,其中包括3条读数据总线2条写数据总线5条数据地址总线1条读程

5、序总线1条程序地址总线为各种计算单元并行地提供将要处理的指令和操作数——利用C55x的并行机制的优点用户可配置IDLE域改进了低功耗电源管理的灵活性6TMS320C55xDSP原理及应用2.2.2VC5509A的引脚功能TMS320VC5509APGE采用塑料四方扁平封装形式(LQFP),共有144个引脚,分为并行总线引脚、中断和复位引脚、位输入/输出信号引脚、I2C引脚、多通道缓冲串口信号引脚、USB引脚、A/D引脚、测试引脚和电源引脚等第2章TMS320C55x的硬件结构7TMS320C55xDSP原理及应用1.并行总线引脚并行总线A

6、13~A0直接与外部引脚相连,这14个引脚可以完成以下三个功能:HPI地址总线(HPI.HA[13:0])、EMIF地址总线(EMIF.A[13:0])或通用输入/输出(GPIO.A[13:0])。这三个功能可以通过外部总线选择寄存器(EBSR)中的并行端口模式字段来设置,这些引脚的初始状态由GPIO0引脚决定。第2章TMS320C55x的硬件结构8TMS320C55xDSP原理及应用上电复位时,GPIO0管脚=1,A[13:0],D[15:0]和C[14:0]被设置成外部扩展总线。同时,EBSR[1:0]的值设置为01。9TMS320C

7、55xDSP原理及应用如果GP1O0在上电复位时接低电平,A[13:0],D[15:0]和C[14:0]的功能被设置成主机口[HPI],同时EBSR被设置成11。通过GPIO引脚实现的设置仅在复位时有效,它同时影响EBSR[1:0]的内容。10TMS320C55xDSP原理及应用上电复位后EBSR[1:0]仅可能出现01和11两种取值,00和10在复位时不会出现。11TMS320C55xDSP原理及应用软件配置:当复位结束后,用户还可以通过EBSR[1:0]来改变A[13:0],D[15:0]和C[14:0]的功能。这种改变不受GPIO的

8、影响,直到整个系统重新上电或重新复位。12TMS320C55xDSP原理及应用EBSR[1:0]两个寄存器可以实现四种工作模式,其中00和10两种模式在复位时不会出现,必须由软件设置才能得到,

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。