第三章 组合逻辑电路ppt课件.ppt

第三章 组合逻辑电路ppt课件.ppt

ID:58909077

大小:1.14 MB

页数:79页

时间:2020-09-29

第三章 组合逻辑电路ppt课件.ppt_第1页
第三章 组合逻辑电路ppt课件.ppt_第2页
第三章 组合逻辑电路ppt课件.ppt_第3页
第三章 组合逻辑电路ppt课件.ppt_第4页
第三章 组合逻辑电路ppt课件.ppt_第5页
资源描述:

《第三章 组合逻辑电路ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第三章组合逻辑电路3.1概述1.组合逻辑电路的特点数字逻辑电路分为类:组合逻辑电路和时序逻辑电路。组合电路逻辑功能特点:任意时刻的输出仅取决于该时刻的输入,而与信号作用前电路原来的状态无关;时序电路逻辑功能特点:任意时刻的输出不仅取决于该时刻的输入,而与信号作用前电路原来的状态有关。3.1概述3.1.1组合逻辑电路的分析2.组合电路的分析步骤(1)写表达式。由已知的逻辑图,写出相应的逻辑函数式;(2)化简。对函数式进行化简;(3)列真值表。根据化简后的函数式列真值表,找出其逻辑功能。(4)确定功能。根据真值表和

2、逻辑表达式对逻辑电路进行分析,最后确定其功能。给出相应的文字描述,或进一步对该电路功能进行改进3.1.1组合逻辑电路的概述例:试分析图示电路的逻辑功能。解:第一步:由逻辑图可以写输出F的逻辑表达式为:所谓组合逻辑电路的分析,就是根据给定的逻辑电路图,求出电路的逻辑功能。3.1.1组合逻辑电路的概述第二步:变换F=AB+AC+BC第三步:列出真值表。ABCF00000010010001111000101111011111真值表第四步:确定电路的逻辑功能。由真值表可知,三个变量输入A,B,C,只有两个及两个以上变量

3、取值为1时,输出才为1。可见电路可实现多数表决逻辑功能。3.1.1组合逻辑电路的概述X00001111y00110011Z0101010111001111111100000011001110101010010001010010000001100101F110011000000111101010101由电路图直接列出真值表的方法:3.1.1组合逻辑电路的概述000001010011100101110111xyz0110010101234567FRow3.1.2组合逻辑电路的设计3.组合逻辑电路的设计方法设计步骤:

4、(1)分析设计要求,设置输入输出变量并逻辑赋值;(2)列真值表;(3)写出逻辑表达式,并化简;(4)画逻辑电路图。与分析过程相反,组合逻辑电路的设计是根据给定的实际逻辑问题,求出实现其逻辑功能的最简单的逻辑电路。3.1.2组合逻辑电路的设计(2)列真值表ABCY00000010010001111000101111011111(3)由真值表写逻辑表达式,并化简;化简得最简式:(4)画逻辑电路图:例:p753.1.5p763.1.63.2编码器和译码器人们为解决实践上遇到的各种逻辑问题,设计了许多逻辑电路。然而,我

5、们发现,其中有些逻辑电路经常、大量出现在各种数字系统当中。为了方便使用,各厂家已经把这些逻辑电路制造成中规模集成的组合逻辑电路产品。比较常用的组合逻辑部件有编码器、译码器、数据选择器、加法器和数值比较器等等。1.编码器用二进制代码表示文字、符号或者数码等特定对象的过程,称为编码。实现编码的逻辑电路,称为编码器。3.2编码器和译码器inputcodewordoutputcodewordenableinputsmapEncoder目前经常使用的编码器有普通编码器和优先编码器两种。若编码状态数为2n,编码输出位数为n

6、,则称之为二进制编码器。(1)普通编码器—8线-3线编码器8-3EncoderI0I1Y0I2Y1:Y2:I73.2编码器和译码器I0I1I2I3I4I5I6I7Y2Y1Y01000000000001000000001001000000100001000001100001000100000001001010000001011000000001111任何时刻只允许输入一个编码请求其它输入取值组合不允许出现,为无关项。3.2编码器和译码器(2)二进制优先编码器(PriorityEncoder)在优先编码器中,允许同

7、时输入两个以上的有效编码请求信号。当几个输入信号同时出现时,只对其中优先权最高的一个进行编码。优先级别的高低由设计者根据输入信号的轻重缓急情况而定。InputsOutputsEII0I1I2I3I4I5I6I7A2A1A0GSEO1xxxxxxxx0xxxxxxx00xxxxxx010xxxxx0110xxxx01110xxx011110xx0111110x011111100111111101111111111111000010010101001011011000110101110011110111110低电平

8、有效允许编码,但无有效编码请求优先权最高反码输出3.2编码器和译码器EII7A2I6A1I5A0I4I3GSI2EOI1I074X14867911415543213121110选通输出端GS和扩展输出端EO:为扩展编码器功能而设置。当GS=0,且EI=0时,表示“电路工作,且有编码输入”;当EO=0,且EI=0时,表示“电路工作,但无编码输入”。选通输入端EI:只有在EI=0时,编码器

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。