第4章 内存储器及其接口ppt课件.ppt

第4章 内存储器及其接口ppt课件.ppt

ID:59017583

大小:1.62 MB

页数:35页

时间:2020-09-26

第4章 内存储器及其接口ppt课件.ppt_第1页
第4章 内存储器及其接口ppt课件.ppt_第2页
第4章 内存储器及其接口ppt课件.ppt_第3页
第4章 内存储器及其接口ppt课件.ppt_第4页
第4章 内存储器及其接口ppt课件.ppt_第5页
资源描述:

《第4章 内存储器及其接口ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第4章内存储器及其接口4.1半导体存储器4.2半导体存储器接口的基本技术4.316位和32位系统中的内存储器接口14.1半导体存储器概述RAM芯片的结构、工作原理及典型产品ROM芯片的结构、工作原理及典型产品24.1半导体存储器4.1.1概述一、基本结构3二、存储器中的数据组织在字节编址的计算机系统中,一个内存地址对应一个字节单元,16位字和32位双字各占有2和4个字节单元。例32位双字12345678H占内存4个字节地址24300H~24303H,在内存中的存放如下:(a)为小数端存放(b)为大数端存放都以最低地址24300H

2、为双字地址。4存储器中的数据组织5三、主要技术指标1.存储容量指存储器可以容纳的二进制信息量以存储器中存储地址寄存器MAR的编址数与存储字位数的乘积表示;2.存储速度可以用两个时间参数表示:一个是“存取时间”(AccessTime)TA定义为从启动一次存储器操作,到完成该操作所经历的时间;6另一个是“存储周期”(MemoryCycle)TMC,定义为启动两次独立的存储器操作之间所需的最小时间间隔;3.可靠性用MTBF(MeanTimeBetweenFailures,平均故障间隔时间)来衡量,MTBF越长,可靠性越高。4.性能/价

3、格比7四、分类SRAMRAMDRAM内存储器ROMPROMROMEPROME2PROM存储器FLASHMEMORYFLOPPYDISKDISKHARDDISK外存储器CDOPTICALDISKDVDMO84.1.2RAM芯片的结构、工作原理及典型产品一、内部结构91.SRAM的存储单元2.单管DRAM的存储单元10二、SRAM典型芯片1.SRAM芯片HM61161111条地址线、8条数据线、1条电源线VCC和1条接地线GND;3条控制线—片选信号、写允许信号和输出允许信号;3个控制信号的组合控制6116芯片的工作方式。表5—16

4、116的工作方式方式I/O引脚HXX未选中(待用)高阻LLH读出DOUTLXL写入DIN122.DRAM芯片Intel2164132164A的片内有64K(65536)个内存单元,有64K个存储地址,每个存储单元存储一位数据,片内要寻址64K个单元,需要16条地址线,为了减少封装引脚,地址线分为两部分—行地址和列地址,A0~A7为芯片行地址,A8~A15为列地址,芯片的地址引脚只有8条。14由行地址选通信号,将先送入的8位行地址送到片内行地址锁存器,然后由列地址选通信号将后送入的8位列地址送到片内列地址锁存器。16位地址信号选中

5、64K个存储单元中的一个单元。刷新时,送入7位行地址,同时选中4个存储矩阵的同一行,即对4×128=512个存储单元进行刷新。数据线是输入和输出分开的,由信号控制读写。无专门的片选信号。154.1.3ROM芯片的结构、工作原理及典型产品一、ROM芯片的组成和基本存储单元16二、EPROM芯片Intel2732A172732A的方式选择引脚模式(18)/VPP(20)A9(22)VCC(24)输出O0~O7(9~11)(13~17)读LLX+5V输出输出禁止LHX+5V高阻待用HXX+5V高阻编程LVppX+5V输入编程禁止HVp

6、pX+5V高阻Intel标识符LLH+5V编码184.2半导体存储器接口的基本技术8位微机系统中的存储器接口动态存储器的连接194.2半导体存储器接口的基本技术4.2.18位微机系统中的存储器接口20一、集成译码器及其应用1.74LS138译码器2.74LS138的应用21二、实现片选控制的三种方法1.全译码法—CPU的全部地址总线A19~A0都参与译码,内存芯片中任一单元都有唯一的、确定的地址对应;2.部分译码法—CPU的地址总线中有n条未参与译码,则一个内存单元有2n个地址对应,称为部分译码——部分译码中2n个地址对应于一个

7、内存单元,称为地址重叠;3.线选法22三、控制信号的连接SRAM通常有三条控制信号线—片选信号、写允许信号和输出允许信号;EPROM芯片常采用双线控制,片选信号用来选择芯片,输出允许信号用来允许数据输出。只有这两条控制线同时有效时,才能从输出端得到要读出的数据。建议同地址译码器输出相连,以控制对各器件的选择,而同系统控制总线中的读信号相连,这样可以保证所有未被选中的器件处于低功耗状态。234.2.2动态存储器的连接一、行地址和列地址的形成24二、和的产生25三、刷新电路264.316位和32位系统中的内存储器接口16位微机系统中

8、的内存储器接口32位微机系统中的内存储器接口274.316位和32位系统中的内存储器接口4.3.116位微机系统中的内存储器接口一、16位微机系统中的奇偶分体在16位系统中,内存1MB分为两部分:偶地址区—同CPU低8位数据线相连,由A0作片选,当A0=0时选中

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。