第八章 可编程逻辑器件 ppt课件.ppt

第八章 可编程逻辑器件 ppt课件.ppt

ID:59239861

大小:3.16 MB

页数:39页

时间:2020-09-26

第八章 可编程逻辑器件 ppt课件.ppt_第1页
第八章 可编程逻辑器件 ppt课件.ppt_第2页
第八章 可编程逻辑器件 ppt课件.ppt_第3页
第八章 可编程逻辑器件 ppt课件.ppt_第4页
第八章 可编程逻辑器件 ppt课件.ppt_第5页
资源描述:

《第八章 可编程逻辑器件 ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第八章可编程逻辑器件第八章可编程逻辑器件 (PLD,ProgrammableLogicDevice)8.1概述一、PLD的基本特点1.数字集成电路从功能上有分为通用型、专用型两大类2.PLD的特点:是一种按通用器件来生产,但逻辑功能是由用户通过对器件编程来设定的数字系统二、PLD的发展和分类PROM是最早的PLDPAL可编程阵列逻辑FPLA现场可编程阵列逻辑GAL通用阵列逻辑EPLD可擦除的可编程逻辑器件FPGA现场可编程门阵列ISP-PLD在系统可编程的PLD三、LSI中用的逻辑图符号8.2现场可编程逻辑阵列FPLA组合电路和时序电路结构的通用形式A0~An-1

2、W0W(2n-1)D0Dm8.2FPLA组合电路和时序电路结构的通用形式8.3PAL(ProgrammableArrayLogic)8.3.1PAL的基本电路结构一、基本结构形式可编程“与”阵列+固定“或”阵列+输出电路最简单的形式为:二、编程单元出厂时,所有的交叉点均有熔丝8.3.2PAL的输出电路结构和反馈形式一.专用输出结构用途:产生组合逻辑电路二.可编程输入/输出结构用途:组合逻辑电路,有三态控制可实现总线连接可将输出作输入用三.寄存器输出结构用途:产生时序逻辑电路四.异或输出结构时序逻辑电路还可便于对“与-或”输出求反五.运算反馈结构时序逻辑电路可产生A

3、、B的十六种算术、逻辑运算8.3.3PAL的应用举例2、输出结构类型太多,给设计和使用带来不便。2、输出端设置了可编程的输出逻辑宏单元(OLMC)通过编程可将OLMC设置成不同的工作状态,即一片GAL便可实现PAL的5种输出工作模式。器件的通用性强;GAL的优点:1、由于采用的是双极型熔丝工艺,一旦编程后不能修改;PAL的不足:1、采用电可擦除的E2CMOS工艺可以多次编程;3、GAL工作速度快,功耗小8.4通用逻辑阵列GAL8.4.1电路结构形式可编程“与”阵列+固定“或”阵列+可编程输出电路OLMC编程单元采用E2CMOS可改写GAL的电路结构与PAL类似,由

4、可编程的与逻辑阵列、固定的或逻辑阵列和输出电路组成,但GAL的输出端增设了可编程的的输出逻辑宏单元(OLMC)。通过编程可将OLMC设置为不同的工作状态,可实现PAL的所有输出结构,产生组合、时序逻辑电路输出。可编程与阵列(32X64位)2、GAL举例——GAL16V8的电路结构图8个输入缓冲器2~98个反馈/输入缓冲器8个三态输出缓冲器12~198个输出逻辑宏单元OLMC输出使能缓冲器可编程逻辑器件中的宏单元8.4.2OLMC数据选择器数据选择器乘积项数据选择器(2选1)输出数据选择器(2选1)三态数据选择器(4选1)反馈数据选择器(4选1)4个数据选择器:用不

5、同的控制字实现不同的输出电路结构形式乘积项数据选择器:根据AC0和AC1(n)决定与逻辑阵列的第一乘积项是否作为或门的一个输入端。只有在G1的输出为1时,第一乘积项是或门的一个输入端。乘积项数据选择器(2选1)OMUX:根据AC0和AC1(n)决定OLMC是组合输出还是寄存器输出模式输出数据选择器(2选1)——OMUX三态数据选择器(4选1)三态数据选择器受AC0和AC1(n)的控制,用于选择输出三态缓冲器的选通信号。可分别选择VCC、地、OE和第一乘积项。工作AC0AC1(n)TX(输出)01地电平00VCC10OE11第一乘积项工作高阻OE=1,工作OE=0,

6、高阻1,工作0,高阻三态缓冲器的工作状态FMUX:根据AC0和AC1(n)的不同编码,使反向传输的电信号也对应不同。反馈数据选择器(4选1)——OMUX功能组合SYNAC0AC1(n)XOR(n)输出相位备注专用输入101——1,11脚为数据输入端,输出三态门禁止专用组合输出10001反相同相1,11脚为数据输入端,组合输出,三态门选通反馈组合输出11101反相同相同上,三态门由第一乘积项选通,反馈取自I/O口时序电路中的组合输出01101反相同相1脚接CP,11脚接OE,该宏单元为组合输出,但至少有一个宏单元为寄存器输出寄存器输出01001反相同相1脚接CP,1

7、1接OE1.通用阵列逻辑(GAL)在PLA和PAL基础上发展起来的增强型器件.电路设计者可根据需要编程,对宏单元的内部电路进行不同模式的组合,从而使输出功能具有一定的灵活性和通用性。2.复杂可编程逻辑器件(CPLD)集成了多个逻辑单元块,每个逻辑块就相当于一个GAL器件。这些逻辑块可以通过共享可编程开关阵列组成的互连资源,实现它们之间的信息交换,也可以与周围的I/O模块相连,实现与芯片外部交换信息。5.GAL的编程与开发软件工具硬件工具8.5可擦除的可编程逻辑阵列EPLD一、结构特点相当于“与-或”阵列(PAL)+OLMC二、采用EPROM工艺集成度提高8.7现场

8、可编程门阵

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。