数字电路(第三章组合逻辑电路)ppt课件.ppt

数字电路(第三章组合逻辑电路)ppt课件.ppt

ID:59267836

大小:2.02 MB

页数:104页

时间:2020-09-22

数字电路(第三章组合逻辑电路)ppt课件.ppt_第1页
数字电路(第三章组合逻辑电路)ppt课件.ppt_第2页
数字电路(第三章组合逻辑电路)ppt课件.ppt_第3页
数字电路(第三章组合逻辑电路)ppt课件.ppt_第4页
数字电路(第三章组合逻辑电路)ppt课件.ppt_第5页
资源描述:

《数字电路(第三章组合逻辑电路)ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第三章组合逻辑电路3.1概述组合逻辑电路:电路任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。时序逻辑电路:电路任意时刻的输出不仅取决于该时刻的输入,而且与电路原来的状态有关。123.2组合逻辑电路的分析和设计方法3.2.1组合逻辑电路分析方法组合逻辑电路分析:它的功能是什么?分析步骤:1)根据逻辑电路图,写出输出变量对应于输入变量的逻辑函数表达式。由输入端逐级向后递推。2)列出组合逻辑电路真值表3)写出逻辑功能说明3组合逻辑电路分析举例(单输出组合电路)写出逻辑式4真值表分析:当四个输入有偶数个“1”(包括全“0”),L3输出为1;而有奇数个“1”时,输出为“0”。电路功能:四输

2、入偶校验器A1A2A3A4L1L2L30000111000110011111115组合逻辑电路分析举例(多输出组合电路)6真值表功能分析:半加器S:A、B两数相加C:进位位可作为运算器基本部件73.2.2组合逻辑电路的设计方法根据给出的逻辑问题,设计组合逻辑电路去满足提出的逻辑功能要求。设计步骤:1)根据输入输出变量的逻辑规定,列出满足逻辑要求的真值表2)根据真值表列出逻辑函数3)化简逻辑函数4)作出逻辑电路图(最简“与或”形式,一般用与非门)83.2.3组合逻辑电路的设计举例例题:射击游戏每人打三枪,一枪打鸟,一枪打鸡,一枪打兔子。规则:打中两枪得奖(其中有一枪必须是鸟)A—打中鸟、B—打中

3、鸡、C—打中兔子。9与非门实现10多变量输出组合逻辑设计举例A、B、C三个车间,M、N两台发动机,M是N的2倍。1个车间开工,启动N发动机;2个车间开工,启动M发动机;3个车间开工,启动M、N发动机。1112133.3常用组合逻辑电路编码器译码器数据选择器比较器加法器函数发生器143.3.1编码器编码器:将有特定意义的输入数字信号或文字符号信号,编成相应的若干位二进制代码形式输出的组合逻辑电路。1)普通编码器普通编码器,任何时刻只允许输入一个编码信号。153位二进制编码器真值表1617任何时刻,I0~I7当中仅有一个取值为1只有8种状态182)优先编码器优先编码器:在同时存在两个或两个以上的输

4、入信号时,优先编码器按优先级高的输入信号编码,优先级低的则不起作用。74147:优先编码的8421BCD编码器16脚集成芯片:输入信号,“0”有编码信号,“1”没有:是8421BCD码输出信号,以反码表示1974147真值表20优先级最高,当为0,则不管有无输入信号,均按输入编码,输出为9(0110反码)218线—3线优先编码器7414816脚集成芯片:选通输入端:选通输出端:片优先编码输出端222374LS148真值表24当使能输入信号时,禁止编码。时允许编码,优先级最高,最低。为使能输出端,它只在允许编码(),而本片又没有编码信号时为0。为片优先编码输出端,它在允许编码(),且有编码信号时

5、为0。均可在扩展功能时应用。25试用两片74LS148接成16—4优先编码器74LS148(1)74LS148(2)26输入信号:低电平有效74148(1),禁止编码74148(1)接片2,只有高位均无编码输入信号时,才允许低位输入编码信号。高位片(1)作为编码输出的第四位。273-3-2译码器译码器:将每一组二进制代码译成对应的输出高、低电平信号。译码是编码的反操作。常用译码电路:二进制译码器二—十进制译码器显示译码器283-3-2-1二进制译码器二进制译码器(变量译码器):输入是一组二进制代码(n个输入变量),输出是与输入代码一一对应的高、低电平信号(2n)。3线—8线译码器29二极管组成

6、译码电路3031三位二进制译码器3274139双二线—四线译码器333474LS138三线—八线译码器(1)输入缓冲器:A2、A1、A0三输入端,电路内部加六个反向器,形成A2、A1、A0互补信号。这六个门组成输入缓冲级。(2)具有使能端(Enable):EN=0,封锁译码器输出,译码器处于“禁止”状态。EN=1,译码器选通,处于“工作”状态。当S1=1、时,EN=1。3574LS138三线—八线译码器真值表36373874LS138三线—八线译码器的应用(1)扩大译码器输入变量数。扩展四线—十六线译码器39当D3=0时,片1工作,片2禁止(S1=0),0000~0111译码由输出。当D3=1

7、时,片2工作,片1禁止(),1000~1111译码由输出。二进制译码又叫最小项译码:每个译码输出对应一个最小项。40利用1只139,4只138构造5-32译码器41(2)构成数据分配器74LS138又是一个三地址数据分配器。输入数据:1路,接;、输出数据:8路。根据地址信号(A2、A1、A0),将一路输入数据,分配在相应的输出线上。若D如图输入,输入数据原码分配在相应输出线上;若D由S1输入,输入

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。