联发科技数字IC设计第一波笔试题.doc

联发科技数字IC设计第一波笔试题.doc

ID:59285593

大小:1.84 MB

页数:1页

时间:2020-09-06

联发科技数字IC设计第一波笔试题.doc_第1页
资源描述:

《联发科技数字IC设计第一波笔试题.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、一、一个FIFO的逻辑实现图。(不淡定了……手有点抖啊……)(1)写出0~7的格雷码,说明格雷码的特点;(2)如果用格雷码表示地址,可以表示2^n或者2n或者2(n+1)个单元?为什么?(3)拿掉A会有什么样的风险?(4)B处为什么要用两个flip-flop,而不用一个?(5)C处为什么要用格雷码,而不用二进制?二、从仿真的角度设计测试32(bit)*32(bit)的乘法器能否正常工作的过程。三、从仿真的角度设计测试1024-depth的SRAM能否正常工作的步骤或过程,功能:有10位的读写指针,并且读操作与写操作可以同时进行,负责读和写的部分由一个控制器控制

2、。四、时序题。根据所给的时序图写程序(VHDL或Verilog)时序图好难画啊,主要是时序关系记得不是很清楚了,大家可以找其他的题练习哈~(*^__^*)题外话:其实去考试之前可以带点草稿纸进去,这样子就省的我看见题都不会还死乞百赖的坐在那儿背题,效果还不得好好,不过还是希望或多或少可以给大家帮上点忙吧~(*^__^*)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。