XilinxISE大学计划使用教程ppt课件.ppt

XilinxISE大学计划使用教程ppt课件.ppt

ID:59413697

大小:2.38 MB

页数:100页

时间:2020-09-19

XilinxISE大学计划使用教程ppt课件.ppt_第1页
XilinxISE大学计划使用教程ppt课件.ppt_第2页
XilinxISE大学计划使用教程ppt课件.ppt_第3页
XilinxISE大学计划使用教程ppt课件.ppt_第4页
XilinxISE大学计划使用教程ppt课件.ppt_第5页
资源描述:

《XilinxISE大学计划使用教程ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验二:ArchitectureWizard和PACE--设计原理实验工程VHDL设计结构。1)连接KCPSM3和程序ROM;2)将UART宏和KCPSM3连接-输入/输出端口和波特率时钟;3)使用固定间隔的定时器产生中断,使用中断响应信号。思考:打开工程分析顶层文件,了解上面功能实现的方法实验二:ArchitectureWizard和PACE--设计原理PicoBlazeuart_txInstructionsAddressInstructionsrx_dataout_port[7:0]port_id[7:0]write_strobeDQenport_id[0]port_id[0]In

2、terrupt_ackalarmtxinterruptcontrolInterrupt_eventDCMclkSystemclockDesignclockDQenuart_rxrxrx_datatx_full,tx_half_fullrx_half_fullrx_full000BaudCounten_16_x_baud添加DCM到设计实验二:ArchitectureWizard和PACE--设计原理实验二:ArchitectureWizard和PACE--设计原理实验二:ArchitectureWizard和PACE--设计原理(输入端口)实验二:ArchitectureWizard和

3、PACE--设计原理(输出端口)实验二:ArchitectureWizard和PACE--设计原理(输入端口)Rx宏及操作时序实验二:ArchitectureWizard和PACE--设计原理(输出端口)UART_Tx宏及操作时序实验二:ArchitectureWizard和PACE--UART波特率生成实验二:ArchitectureWizard和PACE--PicoBlaze内的RAM空间的分配实验二:ArchitectureWizard和PACE--软件发送策略实验二:ArchitectureWizard和PACE--软件接收策略实验二:ArchitectureWizard和PA

4、CE--设计原理该设计要求一个55MHz时钟。硬件开发平台上包含有50MHz时钟,使用ArchitectureWizard来产生DCM,该DCM输出55MHz时钟,并例化该模块到设计中。实验二:ArchitectureWizard和PACE--DCM原理数字时钟管理模块(DigitalClockManager,DCM)是基于Xilinx的高端FPGA产品中内嵌的IP模块。在时钟的管理与控制方面,DCM与其它时钟管理模块(比如DLL),功能更强大,使用更灵活。DCM的功能包括消除时钟的延时、频率的合成、时钟相位的调整等系统方面的需求。DCM的主要优点在于:1、实现零时钟偏移(Skew),

5、消除时钟分配延迟,并实现时钟闭环控制;2、时钟可以映射到PCB上用于同步外部芯片,这样就减少了对外部芯片的要求,将芯片内外的时钟控制一体化,以利于系统设计。实验二:ArchitectureWizard和PACE--DCM原理DCM共由四部分组成,其中包括DLL模块、数字频率合成器DFS(DigitalFrequencySynthesizer)、数字移相器DPS(DigitalPhaseShifter)和数字频谱扩展器DSS(DigitalSpreadSpectrum)。对于DCM模块来说,其用户需要配置的参数包括输入时钟频率范围、输出时钟频率范围、输入/输出时钟允许抖动范围等。实验二:

6、ArchitectureWizard和PACE--DCM符号实验二:ArchitectureWizard和PACE--配置DCM模块打开lab2工程,在处理子窗口中,双击CreateNewSource,弹出下面的窗口,选择IP,并输入文件名1my_dcm,点击“Next”。下面解释选项:实验二:ArchitectureWizard和PACE--配置DCM模块在线逻辑分析仪生成向导IP核生成器向导约束实现向导原理图生成向导状态图生成向导仿真用测试波形生成向导Verilog语言模块输入向导用Verilog生成仿真平台向导VHDL语言模块输入向导VHDL库生成向导VHDL程序包生成向导用VH

7、DL语言生成仿真平台向导实验二:ArchitectureWizard和PACE--配置DCM模块IP(IntelligentProperty)核是具有知识产权核的集成电路芯核总称,是经过反复验证过的、具有特定功能的宏模块,与芯片制造工艺无关,可以移植到不同的半导体工艺中。到了SOC阶段,IP核设计已成为ASIC电路设计公司和FPGA提供商的重要任务,也是其实力体现。对于FPGA开发软件,其提供的IP核越丰富,用户的设计就越方便,其市场占用率就越

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。