雷达原理实验.doc

雷达原理实验.doc

ID:60847212

大小:118.00 KB

页数:6页

时间:2020-12-22

 雷达原理实验.doc_第1页
 雷达原理实验.doc_第2页
 雷达原理实验.doc_第3页
 雷达原理实验.doc_第4页
 雷达原理实验.doc_第5页
资源描述:

《 雷达原理实验.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、距离编码器设计一、实验目的1)掌握单目标、多目标距离编码器的原理2)掌握距离编码器的硬件实现方法3)熟悉QuartusII软件使用二、实验内容设计单脉冲距离编码器,满足以下要求:雷达为单脉冲雷达,脉冲重复频率PRF=100KHz(10us);脉冲宽度=0.1us;收发开关转换时间为0.2us;计数时钟频率=20MHz(周期0.05us),要求实现45m~1.2km之内的距离编码,距离精度7.5m。雷达距离分辨率为m;雷达最小作用距离m;雷达最大作用距离m,考虑扫描消隐时间,取1.2km。每一个计数时钟对

2、应的距离为m,由最大作用距离和计数时钟频率,则可以决定计数N的范围:,利用二进制数据来表示的话,需要8位二进制数据(0-255)。最终输出距离的测算:得到N之后,需要乘以每个时钟对应的距离,即。要求设计相应的波形输入文件,使输出结果分别是1125m和135m。三、设计原理图1单脉冲编码器实现框图图2波形示意图将发射机耦合过来的发射脉冲作为启动脉冲,回波脉冲作为结束信号,记录在此期间的计数脉冲数,然后由每个脉冲对应的实际距离,则可以计算出目标的实际距离。四、Quartus使用说明图3Quartus设计流程

3、使用QuartusII图形用户界面的基本设计流程:1.使用NewProjectWizard(File菜单)建立新工程并指定目标器件或器件系列。2.使用TextEditor建立VerilogHDL、VHDL或Altera硬件描述语言(AHDL)设计。根据需要,使用BlockEditor建立表示其他设计文件的符号框图,也可以建立原理图。还可以使用MegaWizard®Plug-InManager(Tools菜单)生成宏功能模块和IP功能的自定义变量,在设计中将它们例化。3.使用Analysis&Synthe

4、sis对设计进行综合。4.使用Fitter对设计进行布局布线。5.使用PowerPlayPowerAnalyzer进行功耗估算和分析。6.使用TimingAnalyzer对设计进行时序分析。7.使用Simulator对设计进行时序仿真。8.使用Assembler为设计建立编程文件。9.使用编程文件、Programmer和Altera硬件对器件进行编程;或将编程文件转换为其它文件格式以供嵌入式处理器等其它系统使用(有些软件为未破解文件,不能生成pof文件)。五、参考设计图4单脉冲编码器仿真框图图5仿真结果

5、示意图六、思考1、如何提高单脉冲距离编码的精度,减小误差?2、对单脉冲距离编码器进行改进,实现多脉冲距离编码器的设计。多目标距离编码器设计单脉冲距离编码器,满足以下要求:雷达为单脉冲雷达,脉冲重复频率PRF=10KHz(10us);脉冲宽度=1us;收发开关转换时间为0.2us;计数时钟频率=20MHz(周期0.05us),要求实现200m~12km之内的距离编码,距离精度75m。雷达距离分辨率为m;雷达最小作用距离m;雷达最大作用距离m=15km,每一个计数时钟对应的距离为m,由最大作用距离和计数时钟

6、频率,则可以决定计数N的范围:,利用二进制数据来表示的话,需要8位二进制数据(0-255)。最终输出距离的测算:得到N之后,需要乘以每个时钟对应的距离,即。要求设计相应的波形输入文件,使输出结果分别是11.25m和13.5m。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。