第6讲时钟复位存储器.ppt

第6讲时钟复位存储器.ppt

ID:61748415

大小:870.00 KB

页数:33页

时间:2020-02-06

第6讲时钟复位存储器.ppt_第1页
第6讲时钟复位存储器.ppt_第2页
第6讲时钟复位存储器.ppt_第3页
第6讲时钟复位存储器.ppt_第4页
第6讲时钟复位存储器.ppt_第5页
资源描述:

《第6讲时钟复位存储器.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第6讲嵌入式系统及其电路第6讲内容8051的端口结构8051单片机的时钟电路8051单片机的复位电路8051单片机的存储器本讲内容8051的端口结构8051单片机的时钟电路8051单片机的复位电路8051单片机的存储器P0口(39-32脚):P0.0-P0.7统称为P0口。在不接片外存储器与不扩展I/O口时,可作为准双向输入/输出口。在接有片外存储器或扩展I/O口时,P0口分时复用为低8位地址总线和双向数据总线。输入/输出引脚说明—P0口1 2 3 4 5 6 7 8 9 10111213141516171819 2040 39 38 37 36 35 34

2、33 32 313029282726252424222180318051875189C51VCCVSSXTAL2 XTAL1P0.0 P0.1 P0.2P0.3P0.4P0.5P0.6P0.7P1.0 P1.1 P1.2P1.3P1.4P1.5P1.6P1.7P2.7P2.6P2.5P2.4P2.3P2.2P2.1P2.0ALEP3.0 P3.1 P3.2P3.3P3.4P3.5P3.6P3.7EARST/PSENP0口结构P1口(1-8脚):P1.0-P1.7统称为P1口,可作为准双向I/O口使用。对于52子系列,P1.0与P1.1还有第二功能:P1.0可用

3、作定时器/计数器2的计数脉冲输入端T2,P1.1可用作定时器/计数器2的外部控制端T2EX。输入/输出引脚说明-P1口1 2 3 4 5 6 7 8 9 10111213141516171819 2040 39 38 37 36 35 34 33 32 313029282726252424222180318051875189C51VCCVSSXTAL2 XTAL1P0.0 P0.1 P0.2P0.3P0.4P0.5P0.6P0.7P1.0 P1.1 P1.2P1.3P1.4P1.5P1.6P1.7P2.7P2.6P2.5P2.4P2.3P2.2P2.1P2.0

4、ALEP3.0 P3.1 P3.2P3.3P3.4P3.5P3.6P3.7EARST/PSENP1口结构P2口(21-28脚):P2.0-P2.7统称为P2口,一般可作为准双向I/O口使用;在接有片外存储器或扩展I/O口且寻址范围超过256字节时,P2口用作高8位地址总线。输入/输出引脚说明-P2口1 2 3 4 5 6 7 8 9 10111213141516171819 2040 39 38 37 36 35 34 33 32 313029282726252424222180318051875189C51VCCVSSXTAL2 XTAL1P0.0 P0.1

5、 P0.2P0.3P0.4P0.5P0.6P0.7P1.0 P1.1 P1.2P1.3P1.4P1.5P1.6P1.7P2.7P2.6P2.5P2.4P2.3P2.2P2.1P2.0ALEP3.0 P3.1 P3.2P3.3P3.4P3.5P3.6P3.7EARST/PSENP2口结构P3口(10-17脚):P3.0-P3.7统称为P3口。除作为准双向I/O口使用外,还可以将每一位用于第二功能,而且P3口的每一条引脚均可独立定义为第一功能的输入输出或第二功能。P3口的第二功能如表2.1所示。输入/输出引脚说明-P3口1 2 3 4 5 6 7 8 9 1011

6、1213141516171819 2040 39 38 37 36 35 34 33 32 313029282726252424222180318051875189C51VCCVSSXTAL2 XTAL1P0.0 P0.1 P0.2P0.3P0.4P0.5P0.6P0.7P1.0 P1.1 P1.2P1.3P1.4P1.5P1.6P1.7P2.7P2.6P2.5P2.4P2.3P2.2P2.1P2.0ALEP3.0 P3.1 P3.2P3.3P3.4P3.5P3.6P3.7EARST/PSENP3口结构P3口第二功能表引脚第二功能P3.0串行口输入端P3.1串

7、行口输出端P3.2外部中断0请求输入端,低电平有效P3.3外部中断1请求输入端,低电平有效P3.4定时器/计数器0计数脉冲输入端P3.5定时器/计数器1计数脉冲输入端P3.6外部数据存储器写选通信号输出端,低电平有效P3.7RXDTXDINT0INT1T0T1WRRD外部数据存储器读选通信号输出端,低电平有效(1)ALE/PROG(30脚):地址锁存有效信号输出端。ALE在每个机器周期内输出两个脉冲。在访问片外程序存储器期间,下降沿用于控制锁存P0输出的低8位地址;在不访问片外程序存储器期间,可作为对外输出的时钟脉冲或用于定时目的。1 2 3 4 5 6 7

8、8 9 101112131415161

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。