第05章-总线、总线周期和时序.ppt

第05章-总线、总线周期和时序.ppt

ID:61772234

大小:403.50 KB

页数:22页

时间:2021-03-19

第05章-总线、总线周期和时序.ppt_第1页
第05章-总线、总线周期和时序.ppt_第2页
第05章-总线、总线周期和时序.ppt_第3页
第05章-总线、总线周期和时序.ppt_第4页
第05章-总线、总线周期和时序.ppt_第5页
资源描述:

《第05章-总线、总线周期和时序.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第五章8088的总线、总线周期和时序第一节总线基本概念总线是一组信号线的集合连接计算机系统各功能部件:芯片内部各部件主板上各芯片微机系统各板卡微机系统之间传送的信息:地址信息、数据信息和控制信息总线结构的优点:简化系统结构,减少模块间连线;便于系统功能的扩充或性能更新;主板和接口板只要按照总线标准设计,就具有互换性和通用性,便于大批量生产。总线标准:1.物理特性:根数、排列方式、插头插座形状2.功能特性:引脚功能3.电气特性:线上信号传输方向、有效电平范围4.定时特性:线上信号的时间有效性(时序)总线分类:从功能上分:数据、地址、控制从层次上分:片内片系统:P

2、C(XT)、ISA(AT)、EISA、PCI外(通信):标准并口和串口、USB、IDE、SCSI第二节8086的引脚功能引脚功能:两种模式功能相同的引脚:1.AD0一AD7:地址/数据复用线(输入/输出、三态)响应中断或DMA时高阻A8—A15:地址线(输入/输出、三态)3.Al6/S3—Al9/S6:地址/状态复用线(输出、三态)S6=0,表示8086/8088CPU当前与总线相连。S5=IF的状态。S4和S3状态的组合指出当前正使用哪个段寄存器4.RD(Read):读信号(输出、三态)5.READY:准备就绪(输入),存储器或IO端口输入给CPU的状态RE

3、ADY=1:内存或I/O设备已做好输入输出数据的准备工作READY=0:存储器或I/O设备工作速度慢,没有准备好数据,则CPU在T3和T4之间自动插入一个或几个等待状态Tw来延长总线周期,直到检测到READY为高电平后,才使CPU退出等待状态。是用来使CPU和慢速存储器或I/O设备之间实现速度匹配的信号。6.TEST(Test):测试信号(输入)7.INTR(InterruptReguest):可屏蔽中断申请信号(输入),电平触发8.NMI(NO—MaskableInterrupt):不可屏蔽中断申请信号(输人),边沿触发9.RESET:复位信号(输入)要求R

4、ESET信号的有效高电平至少要保持4个以上的时钟周期。10.CLK(Clock):主时钟信号(输入)占空比为1/3。它由时钟发生器8284产生,为4.77MHz。11.MN/MX(minimum/MaximumModeControl):最小最大模式控制信号(输入),直接接地或5V。12.GND,VCC最小模式下的引脚:1.M/IO(Memory/Inputandoutput):存储器IO操作选择信号(输出,三态)2.WR:写信号(三态、输出)3.INTA(InterruptAcknowledge):中断响应信号(输出、三态)在整个中断响应周期内CPU要发出两个

5、连续的INTA负脉冲,第二个负脉冲产生并被外设接口收到后,外设接口可以向数据总线上送中断类型码。4.ALE(AddresslatchEnable):地址锁存允许信号(输出)在T1状态,ALE输出有效高电平,以表示当前在地址数据复用总线上输出的是地址信息,利用它的下降沿将地址锁存。5.DT/R(DataTransmit/Receive):数据发送/接收控制信号(输出、三态)控制外部数据总线缓冲器(8286)的数据流向。DT/R=1:CPU输出(写)数据到存储器或I/O端口;DT/R=0:CPU从存储器或I/O端口读取(输入)数据时6.DEN(DataEnable

6、):数据总线允许信号(输出、三态)激活数据总线缓冲器,8286/8287的输出允许信号。7.HOLD(HOLDRequest):总线保持请求信号(输入)其他总线主模块,如DMA控制器要求使用系统总线的申请信号。8.HLDA(HoldAcknowledge):总线保持响应信号(输出)主CPU对HOLD的响应信号。9.SS0(systemstatusoutput):系统状态信号最大模式下的引脚:1.S2,Sl,S0(BusCyclesStatus):总线周期状态信号(输出、三态)2.RQ/GTl,RQ/GT0(Request/Grant):总线请求信号(输入)/总

7、线请求允许信号(输出)3.LOCK总线封锁信号(输出、三态)LOCK=0:此时CPU不允许其他总线主控模块占用总线。4.QSl,QS0(1nstructionQueueStatus):指令队列状态信号(输出)最小工作模式(最小组态)最大工作模式(最大组态)MN/Mx=1MN/Mx=0系统所连存储器或外设数量较少系统所连存储器或外设数量较多,要求较强驱动能力所有的总线控制信号都由CPU由总线控制器8288产生直接产生地址信号通过地址锁存器8282构成同左数据信号直接由CPU产生或数据信号通过总线收发器8286供给通过总线收发器8286供给开销小,成本低8282(

8、8BIT数据锁存器)8286(8BIT

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。