最新微机原理课件-第5章n教学讲义PPT课件.ppt

最新微机原理课件-第5章n教学讲义PPT课件.ppt

ID:62128927

大小:1.38 MB

页数:147页

时间:2021-04-17

最新微机原理课件-第5章n教学讲义PPT课件.ppt_第1页
最新微机原理课件-第5章n教学讲义PPT课件.ppt_第2页
最新微机原理课件-第5章n教学讲义PPT课件.ppt_第3页
最新微机原理课件-第5章n教学讲义PPT课件.ppt_第4页
最新微机原理课件-第5章n教学讲义PPT课件.ppt_第5页
资源描述:

《最新微机原理课件-第5章n教学讲义PPT课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、微机原理课件-第5章n5.1概述能够保存一位二进制信息的具有记忆功能的单元电路叫一个存储元,比如一个电容就可以是一个存储元;8个存储元构成一个存储单元,可以保存一个字节的二进制信息;许多存储单元构成了存储器;存储器有两种基本操作:读操作和写操作;33、存储周期TC连续启动两次独立的存储器操作所需的最小时间间隔。存储器在完成上一次操作后不能马上启动下一次存储器操作,需要有一定的延迟时间。所以存储周期大于存取时间。采用MOS工艺的存储器,存取周期为几十到几百ns以下,双极型RAM存取周期最快可达10ns以下。4、可靠性故障间隔平均时间

2、MTBF约为5×106~1×1085、功耗低功耗器件可提高可靠性;75.2.1、静态随机存储器SRAM保持信息写操作读操作六管静态基本存储电路—双稳态触发器T3T4T1T2T5T6VCCT7T8ABY地址选择线I/OI/OX地址选择线86264存储芯片VccWECS2A8A9A11OEA10CS1D7D6D5D4D312345678910111213142827262524232221201918171615NCA12A7A6A5A4A3A2A1A0D0D1D2GND13根地址信号线通常接系统地址总线的低13位;8根数据线,与系统

3、数据总线相连;CS1,CS2两根片选信号线;OE输出允许信号;WE写允许信号;9twtwcA0~A12D0~D7tDWCS1CS2WESRAM6264写操作时序图10SRAM6264读操作时序图A0~A12CS1OED0~D7tOEtCOtRWCS211根据地址线的根数,SRAM芯片分为:根据数据线的根数,可以判断芯片中一个存储单元能保存多少位二进制信息;1113141516611662646212862256625122KB8KB16KB32KB64KB123.SRAM芯片的应用如何使用存储器芯片,即如何实现它与系统的连接,关键

4、的问题是如何安排芯片的地址范围使其满足用户的要求;存储器地址译码的方法:全地址译码方式部分地址译码方式13地址译码的方法全地址译码方式使用CPU系统提供的全部地址总线;即所有的高位地址线译码输出作为片选信号,低位地址信号线与存储芯片的地址线一一相连。这样,每个存储单元在整个内存空间中具有唯一的一个地址;对于6264芯片,用CPU系统中低13位地址信号(A0~A12)决定6264芯片中每个存储单元的地址,用高7(A13~A19)位地址信号决定芯片在整个内存中的地址边界。14全地址译码例6264芯片的地址范围:F0000H~F1FFF

5、H111100000……00~111100011……11A19A18A17A16A15A14A13&≥1#CS1A12~A0D7~D0高位地址线全部参加译码6264A12-A0D7-D0#OE#WE15全地址译码方式A19A18A17A16A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0001111100000000000003E000H……………001111111111111111113FFFFH8088系统BUSSRAM6264D0~D7D0~D7A0A0A12A12MEMWMEMRWECS2+5V

6、OE11CS1A19A18A17A16A15A14A13&A1316全地址译码方式D0~D7D0~D7A0A0A12A12MEMWWEMEMRCS2+5VOE&≥1A19A18A17A16A15A14A13CS1Y7G1G2BG2ACBASRAM6264A19A18A17A16A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0001111100000000000003E000H……………001111111111111111113FFFFH138译码器若Y7=0,必需使:CBA=111G2A=0G2B=0G

7、1=1&17部分地址译码方式仅仅使用系统地址总线的一部分,通常是使用高位地址总线的一部分进行译码输出作为片选信号,而低位地址信号线与存储芯片的地址线一一相连。部分地址译码方式使地址出现重叠区;18部分地址译码例同一物理存储器占用两组地址:F0000H~F1FFFHB0000H~B1FFFHA18不参与译码A19A17A16A15A14A13&≥1到6264CS1198088系统BUSSRAM6264D0~D7D0~D7A0A0A12A12MEMWMEMRWECS2+5VOECS1&A19A17A15A14A13A19A18A17A

8、16A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A01X1X1110000000000000………1X1X1111111111111111AE000~AFFFFHBE000~BFFFFHEE000~EFFFFHFE000

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。