DSP原理及应用实验指导书.docx

DSP原理及应用实验指导书.docx

ID:62556092

大小:1.66 MB

页数:58页

时间:2021-05-12

DSP原理及应用实验指导书.docx_第1页
DSP原理及应用实验指导书.docx_第2页
DSP原理及应用实验指导书.docx_第3页
DSP原理及应用实验指导书.docx_第4页
DSP原理及应用实验指导书.docx_第5页
资源描述:

《DSP原理及应用实验指导书.docx》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、2DSPM理及应用实验指导书目录第一章实验系统介绍1一、系统概述1二、硬件组成1第二章调试软件安装说明16一、CCS勺安装16二、CCS勺设置17第三章硬件安装说明21一、DSPM件仿真器的安装21二、DSPM件仿真器的使用21第四章实验指导232实验一常用指令实验23实验二数据存储实验26实验三I/O实验30实验四定时器实验32实验五INT2中断实验34实验六A/D转换实验36实验七D/A转换实验41实验八主机接口通信实验45实验九BOOTLOADE联载实验48实验十键盘接口及七段数码管显示实验52实验HLCD实验53第一章实验系统介绍一、系统

2、概述EL-DSP-EXPII教学实验系统属于一种综合的教学实验系统,该系统采用双CPU^计,实现了DSP的多处理器协调工作。两个DSP通过HPI口并行连接,CPU1可以通过HPI主机接口访问CPU2的存储空间。该系统采用模块化分离式结构,使用灵活方便用户二次开发。客户可根据自己的需求选用不同类型的CPU适配板,我公司所有CPU^配板是完全兼容的,用户在不需要改变任何配置情况下,更换CPUB配板即可作TI公司的不同类型的DSP的相关试验。除此之外,在实验板上有丰富的外围扩展资源(数字、模拟信号发生器,数字量IO扩展,语音CODE编解码、控制对象、人

3、机接口等单元),可以完成DSP基础实验、算法实验、控制对象实验和编解码通信试验。输入、输出模块LCD模块键盘/LED模块CPU1HPIA/D模块CPLDD/A模块CPU2存续器扩展模块步进电机模块直流电机模块.温控模块5151电源模块语首编码解码模块图1-1EL-DSP-EXPII教学实验系统功能框图、硬件组成该实验系统其硬件资源主要包括:CPUII■元数字量输入输出单元存储器及信号扩展单元BOOTLOADER元语音模块51液晶模块CPLD®口A/D转换单元D/A转换单元信号源单元温控单元步进电机直流电机键盘接口电源模块1、CPUWL元CP加元包

4、括CPU1CPU2两块可以更换的CPU板,用户可根据需要选择不同种类的CPUS。板上除CPU之外还包括以下单元:1)CPU模式选择—CPU通常情况下可以根据用户需求工作在不同的模式下,主要用MP/MC的电平来决定。当MP/MC为高电平时,DSP工作在微处理器模式,当MP/MC为低电平时。DSP工作在为计算机方式。在不同模式下存储器映射表有所不同。详细信息请查阅相应的数据手册。2)电源模块在CPUS上由于TMS320VC54激字信号处理器内核采用3.3V和1.8V供电,因此需要将通用的5V转换成3.3V和1.8V。为中央处理器提供内部电源。转换电路

5、如图所示:U3128NC1RESEINCNC1GNDNCTen1FB/SENSE1IN1OUT1IN1OUTNC2RESETNCNC2GNDNC2EN2SENSE2IN2OUT2IN2OUTNCNCNCNC2"75-27??"1.3V3.:■i3V—C23VCCT.__142524=—C18iI1[C19j623722821-20--19~9—C20iCC21占C2210।1118■121713161415biDGNDj3)电平转换由于数字信号处理其内部采用3.3V和1.8V供电,而且其输入输出接口电平为3.3V,对于数字量输出而言完全可以和5V

6、电平兼容。但对于数字量输入而言,由于其内部是3.3V,因此不能将中央处理器的输出口直接和外围扩展的5V器件相连,必须加入电平转换期间进行电平转换和信号隔离。典型的就是数据线,必须进行隔离,对于其他的涉及到的输入信号也要进行相应的转换。在CPUS上,U2(LVTH16245)完成了该项功能。4)复位电路以及时钟单元复位电路主要包括上电复位和硬件手动复位,每次复位要求至少要有8到10个系统时钟。因此要求适当的配置复位电路RC网络。时钟电源主要利用数字信号处理器内部晶振源,并通过外部锁相环控制电路,选择适当倍频倍数,为CPU内部提供系统时钟。51CLK

7、MD1CLKMD2CLMMD1CLKMDRESETVALUECLOCKMODE000EOOTliPLLX15001yPLLiIO0104OT7hPLUS10010C7hPLL12110PLLaI111WXXMi12(PLLdiwfcH巾101FDCOfi14(PLLdialed)011—Reserved{bypassmode)2、数字量输入输出单元8bit的数字量输入(由八个带自锁的开关产生),通过74LS244缓冲;8bit的数字量输出(通过八个LED灯显示),通过74LS273锁存。数字量的输入输出都映射到CPU的IO空间。数字量显示的八个L

8、ED数码管,通过HD727盼制。3、存储器及信号扩展单元:1)静态存储器SRAM(IS61C25632Kx8bit)在该实验板上,使用的

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。